发明名称 高速处理器
摘要 与计算机系统主处理器联在一起的高速处理器当计算机系统中正执行一程序时,高速处理器执行一个程序中某些经选择的指令,这些指令比程序中其它指令“更频繁执行”。高速处理器不工作时,主处理器执行程序中所剩余的指令。高速处理器是按重叠执行方式运行,即在执行当前指令的同时,它正准备下一条指令的执行。但其地址比较线路保证在下一条指令执行前、完成当前指令的执行。此外,还有一专用的重做缓冲寄存器,在指令重复执行时使用。这样的系统可使一个程序的指令处理时间减少约40%。
申请公布号 CN85101065A 申请公布日期 1987.01.10
申请号 CN85101065 申请日期 1985.04.01
申请人 国际商业机器公司 发明人 灼康魏;爱德华;里查德;瓦塞尔
分类号 G06F15/16 主分类号 G06F15/16
代理机构 中国专利代理有限公司 代理人 李先春
主权项 1、一个用于计算机系统中的处理系统,该系统执行一组指令,而且在硬件中执行此指令组的第一指令子集比剩余的指令子集更容易、更频繁。该系统的特征为:用于快速执行上述指令组的第一指令子集的第一种处理装置以及用于执行指令组的剩余指令子集,而跟所说第一种处理装置相连接的第二种处理装置。
地址 美国纽约艾蒙克