发明名称 METHOD AND APPARATUS FOR A BIT FIELD INSTRUCTION.
摘要 Dans un processeur de données (10), des zones binaires sont utilisées avec avantage pour rendre possible une utilisation efficace de la mémoire. On utilise une instruction de zone binaire qui peut prendre des zones binaires d'une longueur aussi grande que celle du bus intérieur du proceseur de données. Dans l'exemple exposé, le bus intérieur (16) a une longueur de 32 bits. L'instruction de zone binaire peut ainsi prendre en charge non seulement des zones binaires contenues en quatre octets ou moins, mais aussi en cinq octets, même si le bus n'a que quatre octets de longueur. Ceci est atteint en sollicitant quatre octets et en les manipulant avec un commutateur (401) ayant des points de début et de fin réglables et un dispositif de décalage à tambour (402) avec décalage réglable. La partie de la zone binaire dans le cinquième octet restant est également manipulée par le commutateur (401) et le dispositif de décalage à tambour (402). Les valeurs de fin, de début et de décalage dérivent des caractéristiques de décalage et de longueur de la zone binaire. Ces deux parties de zone binaire sont fondues pour créer un format adéquat à 32 bits.
申请公布号 EP0187762(A1) 申请公布日期 1986.07.23
申请号 EP19850902326 申请日期 1985.04.22
申请人 MOTOROLA, INC. 发明人 ZOLNOWSKY, JOHN;TRISSEL, DAVID, W.;MACGREGOR, DOUGLAS, B.
分类号 G06F9/22;G06F9/305;G06F9/308;G06F9/34;(IPC1-7):G06F5/00 主分类号 G06F9/22
代理机构 代理人
主权项
地址