发明名称 MULTI-PHASE SYNCHRONIZING CIRCUIT.
摘要 <p>Circuit synchroniseur de phases d'horloge de réception dans un système de transmission de signaux dans lequel une pluralité de canaux de signaux sont multiplexés par incréments de temps en maintenant entre eux une différence de phases d'impulsions d'horloge. Le circuit de synchronisation de phases d'impulsions d'horloge comprend un circuit (11) détectant les bits de trame, un circuit (12) produisant des signaux de porte pour diviser les canaux individuels, des circuits (14-1, 14-2 et 14-3) qui, en réponse aux signaux de porte, reproduisent des impulsions d'horloge de discrimination qui correspondent à chacun des canaux, et un circuit (15) qui sélectionne une impulsion d'horloge de discrimination reproduite, en réponse à un signal de porte, et la produit. Le circuit de synchronisation produit des impulsions d'horloge de discrimination qui sont en synchronisation et en phase avec chacun des canaux.</p>
申请公布号 EP0171436(A1) 申请公布日期 1986.02.19
申请号 EP19850900765 申请日期 1985.02.02
申请人 NIPPON TELEGRAPH AND TELEPHONE CORPORATION 发明人 OKUMURA, Y. NIPPON TELEGRAPH & TELEPHONE PUB.CORP;HAYASHI, K. NIPPON TELEGRAPH & TELEPHONE PUB.CORP
分类号 H04L7/04;(IPC1-7):H04J3/00;H04L11/00 主分类号 H04L7/04
代理机构 代理人
主权项
地址