发明名称 FAULT TOLERANT, FRAME SYNCHRONIZATION FOR MULTIPLE PROCESSOR SYSTEMS
摘要 Les processeurs, dans un système redondant à processeurs multiples sont synchronisés au niveau de la séquence inférieure par une combinaison du matériel et du programme de surveillance du logiciel local. Chaque processeur comprend une unité de synchronisation d'interface (34-41) qui reçoit des impulsions de synchronisation à partir d'un nombre choisi dans les unités de synchronisation à processeurs, à la fin de chaque séquence inférieure. Dans chaque synchroniseur (43) des circuits de logique de décision de synchronisation déterminent si les impulsions de synchronisation arrivent dans un temps prédeterminé ou "fenêtre" (2 mu secs, par example) indiquant la synchronisation entre les processeurs. Un signal de commande "interruption" processeur est généré chaque fois qu'une majorité (2) de signaux sur les quatre (4) signaux de synchronisation sont reçus à la fin de la séquence inférieure. Le processeur local déclenche ensuite le programme du logiciel de surveillance qui contrôle l'état du synchroniseur (34-41) pour déterminer s'il y a un défaut, isole et enregistre le processeur défectueux avec un autre processeur.
申请公布号 WO8505707(A1) 申请公布日期 1985.12.19
申请号 WO1985US00807 申请日期 1985.05.06
申请人 GENERAL ELECTRIC COMPANY 发明人 LAM, JACK, FOOK-TSE;SCHMID, HERMANN
分类号 G06F11/16;G06F11/18;G06F15/16;G06F15/177;(IPC1-7):G06F11/08 主分类号 G06F11/16
代理机构 代理人
主权项
地址