发明名称 COMPARATOR CIRCUIT HAVING REDUCED INPUT BIAS CURRENT.
摘要 Circuit comparateur (40) comportant une paire différentielle de transistors (12, 14) formant des entrées différentielles du comparateur et un circuit de décalage du niveau de tension (24, 26) couplé dans un parcours de branchement en série avec les émetteurs de la paire de transistors. Le circuit de décalage du niveau de tension comporte un transistor supplémentaire (28) dont le parcours collecteur-émetteur est relié en série entre une sortie du comparateur et l'émetteur de la première paire de transistors, une première diode couplée dans un parcours de conduction en série avec l'émetteur du second transistor de la paire de transistors et dont l'anode est connectée avec la base du transistor supplémentaire, ainsi qu'une seconde diode (42) couplée entre la base et l'émetteur du transistor supplémentaire, où le bêta effectif du transistor supplémentaire est réduit afin de réduire le courant de polarisation qui s'écoulerait sinon par le premier transistor lorsque ce transistor est rendu conducteur par l'application d'un signal d'entrée différentiel.
申请公布号 EP0129553(A1) 申请公布日期 1985.01.02
申请号 EP19830903720 申请日期 1983.10.24
申请人 MOTOROLA, INC. 发明人 JOSEPH, ERIC, D.
分类号 H03K17/72;H03K3/02;H03K5/153;H03K5/24;H03K17/082;(IPC1-7):H03K5/153 主分类号 H03K17/72
代理机构 代理人
主权项
地址