发明名称 HORIZONTAL PHASE DETECTOR GAIN CONTROL.
摘要 Un circuit de decompte vertical dans un recepteur de television comprend un compteur de decomptage vertical d'ou une tranche est decodee et comparee en temps avec le signal de remise a zero du compteur. Lorsque le compteur est verrouille par l'impulsion d'arrivee de synchronisation verticale, le signal de remise a zero du compteur chevauche la tranche et il en resulte une detection de coincidence verticale. Lorsque deux de ces detections sont effectuees, un signal est applique au detecteur de phase (60) dans la boucle de verrouillage de phase horizontale pour diminuer son gain et par consequent la caracteristique de la bande passante de la boucle de verrouillage de phase obtenant ainsi une grande immunite au bruit. Si, d'autre part, un nombre predetermine de signaux de remise a zero du compteur sont recus et ne chevauchent pas la tranche, un signal est alors applique au detecteur de phase (60) qui augmente l'intensite du courant passant au travers de celui-ci pour augmenter son gain et donc augmenter la caracteristique de la bande passante de la boucle de verrouillage de phase horizontale pour obtenir de meilleures caracteristiques de rentree ou de temps d'acquisition.
申请公布号 EP0067168(A1) 申请公布日期 1982.12.22
申请号 EP19810903038 申请日期 1981.10.28
申请人 MOTOROLA, INC. 发明人 MCGINN, MICHAEL
分类号 H04N5/04;H04N5/05;H04N5/12;(IPC1-7):04N5/05 主分类号 H04N5/04
代理机构 代理人
主权项
地址