发明名称 显示装置及扫描信号线之驱动方法
摘要 明提供一种抑制显示品质之降低及扫描信号线驱动电路内之开关元件之可靠性降低、并且降低消耗电力之显示装置。位移暂存器(410)由复数个双稳定电路构成。对第奇数段之双稳定电路中之薄膜电晶体(M1)之汲极端子及薄膜电晶体(M2)之闸极端子分别赋予第1闸极时脉信号(GCK1)及第2闸极时脉信号(GCK2)。对第偶数段之双稳定电路中之薄膜电晶体(M1)之汲极端子及薄膜电晶体(M2)之闸极端子分别赋予第2闸极时脉信号(GCK2)及第1闸极时脉信号(GCK1)。该等第1闸极时脉信号(GCK1)及第2闸极时脉信号(GCK2)之休止期间频率(fck2)低于扫描期间频率(fck1)。
申请公布号 TWI534776 申请公布日期 2016.05.21
申请号 TW101127348 申请日期 2012.07.27
申请人 夏普股份有限公司 发明人 山本薰;金子诚二;小川康行;田中耕平;内田诚一;高丸泰;森重恭
分类号 G09G3/20(2006.01);G09G3/36(2006.01) 主分类号 G09G3/20(2006.01)
代理机构 代理人 陈长文
主权项 一种显示装置,其特征在于包含:显示部,其包含复数个扫描信号线,且用来显示图像;扫描信号线驱动电路,其与上述显示部一体地形成,且用来驱动上述复数个扫描信号线,以使依序选择上述复数个扫描信号线之扫描期间、与该复数个扫描信号线之任一者均成为非选择状态之休止期间,以包含该扫描期间与该休止期间之讯框期间为周期而交替出现;及显示控制电路,其对上述扫描信号线驱动电路赋予周期性地重复接通位准与断开位准之复数个时脉信号;且上述扫描信号线驱动电路包含位移暂存器,该位移暂存器包含相互级联连接之复数个双稳定电路,根据上述复数个时脉信号依序将该复数个双稳定电路之输出信号设为接通位准;各双稳定电路包含:第1输入节点,其用来接收上述复数个时脉信号中之一个作为第1时脉信号;第2输入节点,其用来接收上述复数个时脉信号中之一个作为第2时脉信号;第1输出节点,其用来输出上述输出信号;第1输出节点提升用开关元件,其第1导通端子连接于上述第1输入节点,第2导通端子连接于上述第1输出节点,且根据控制端子所连接之第1节点之电位而将上述输出信号赋予至上述第1输出节点;及 第1输出节点下拉用开关元件,其控制端子连接于上述第2输入节点,第1导通端子连接于上述第1输出节点,且第2导通端子被赋予断开位准之电位;且与上述扫描期间中之上述复数个时脉信号之频率相比,上述休止期间中之该复数个时脉信号之频率较低。
地址 日本