摘要 |
본 발명은 전류 흐름 경로가 규정되는 적어도 하나 이상의 루트와 복수의 스위칭 소자를 포함하는 토폴로지(topology)에서 제1 및 제2 스위칭 소자가 DC 링크 커패시터와 직렬 연결되어 전류가 통과되는 복수의 수동소자에 형성되는 제1 루트와, 상기 제1 루트 내 전류 상쇄 시 개방 상태를 유지하는 상기 제2 스위칭 소자에 병렬 연결되는 사이리스터(thyristor)와 직렬로 연결된 복수의 수동소자에 형성되는 제2 루트와, 상기 제2 스위칭 소자에 병렬 연결되는 커패시터를 통해 제3 루트가 구성되는 토폴로지와, 기설정된 주기에 따라 각 루트별 전류값 모니터링을 통해 트립 전류 임계치 초과 여부를 체크하여 체크 결과에 따라 트립 신호를 통해 사이리스터의 동작을 제어하고, 전류 상쇄되어 영전류로 분리된 루트를 식별하여 복수의 스위칭 소자의 동작을 제어하는 제어부를 포함함을 특징으로 한다. |