摘要 |
Die Erfindung bezieht sich auf eine integrierte Gleichrichterschaltung, die den Wechselspannungsanteil eines analogen Eingangssignals (ue) gleichrichten soll. Hierbei wird eine monolithisch integrierte Anordnung angestrebt, die in MIS-Schaltungen leicht integriert werden kann. Die Erfindung löst dieses Problem in der Weise, daß eine CTD-Anordnung mit zwei parallel zueinander angeordneten "fill and spill"-Eingangsstufen (ES1, ES2) vorgesehen wird. In jeder Stufe sind zwei Gateelektroden (4, 6; 22, 24) vorhanden, die mit derselben Vorspannung beschaltet sind, wobei jeweils eine von ihnen (6, 22) zusätzlich mit dem Wechselspannungsanteil des Eingangssignals beaufschlagt ist. Über eine CTD-Ausgangsstufe (AS) wird ein Signal (ua) ausgekoppelt, dessen Wechselspannungsanteil dem gleichgerichteten Wechselspannungsanteil des Eingangssignals (us) entspricht. Der Anwendungsbereich umfaßt MIS-FET Halbleiterbausteine zur analogen Signalverarbeitung.
|