发明名称 PROCEDE ET DISPOSITIF POUR L'AFFINAGE DE LA REMISE EN PHASE D'UNE HORLOGE LOCALE
摘要 <P>L'INVENTION CONCERNE LE DOMAINE DES SYSTEMES DE RECEPTION DE DONNEES TRANSMISES SOUS FORME NUMERIQUE.</P><P>UN SIGNAL D'HORLOGE LE PLUS FAVORABLE H PARMI N SIGNAUX DISPONIBLES, QUI PRESENTENT DES DEPHASAGES SUCCESSIFS EGAUX, EST PRESELECTIONNE A PARTIR D'UNE SALVE DE SYNCHRONISATION S. PUIS ON COMPARE CE SIGNAL PRESELECTIONNE AVEC UN SIGNAL PASSANT D'UN PREMIER ETAT A UN SECOND ETAT AU MILIEU DE CHAQUE 1 DE LA SALVE, DE MANIERE A DETERMINER SI L'HORLOGE PRESELECTIONNEE SE TROUVE EN AVANCE, EN RETARD OU EN PHASE PAR RAPPORT AU SIGNAL D'HORLOGE IDEAL. LE RESULTAT DE CETTE COMPARAISON EST MEMORISE ET ON FORME, EN FONCTION DE LUI, UN SIGNAL D'HORLOGE SE TROUVANT EN RETARD, EN AVANCE OU EN PHASE PAR RAPPORT AU SIGNAL PRESELECTIONNE. ON OBTIENT AINSI LE SIGNAL D'HORLOGE LE PLUS FAVORABLE PARMI 3 N SIGNAUX POSSIBLES.</P><P>APPLICATION A LA REMISE EN PHASE D'UNE HORLOGE DE LECTURE DE PAQUETS DE DONNEES, INSERES SUR UN SIGNAL VIDEO PAR MULTIPLEXAGE.</P>
申请公布号 FR2459585(A1) 申请公布日期 1981.01.09
申请号 FR19790015806 申请日期 1979.06.20
申请人 THOMSON CSF 发明人 DANIEL WOJERZ
分类号 H04L7/033;H04N7/035;(IPC1-7):H03L7/00;H04L7/00 主分类号 H04L7/033
代理机构 代理人
主权项
地址