摘要 |
Ce convertisseur serie-parallele pour indicateur en colonne et ecran-image plat comprend un registre a decalage (30) constitue de plusieurs etages (31, 32, 33), chaque etage comprenant deux etages inverseurs (1/2; 3/4; 5/6) auxquels sont appliquees deux frequences (f1, f2) d'horloge. Les deux frequences (f1, f2) sont identiques mais dephasees l'une par rapport a l'autre de 180 . Le premier etage inverseur (1) du registre (30) constitue l'entree d'information. Chaque etage (31, 32, 33) du registre a decalage presente une sortie (A1, A2, A3) qui est respectivement reliee a travers un commutateur de colonne (7, 8, 9) et un commutateur de verification et de maintien (10, 11, 12) a un accumulateur de ligne (13, 14, 15). Chaque accumulateur de ligne (13, 14, 15) est couple a un commutateur de segment (16, 17, 18) lumineux. Un transducteur electro-optique (19, 20, 21) est relie a chaque commutateur de segment. |