发明名称 PHASE CODE DATA DECODING ADAPTIVE SYNCHRONIZING CIRCUIT
摘要
申请公布号 JPS54131806(A) 申请公布日期 1979.10.13
申请号 JP19790033413 申请日期 1979.03.23
申请人 NCR CO 发明人 GUROOBAA JIYOOJI FUIRITSUPUSU
分类号 H03M5/12;G11B20/14;G11B20/18;H03K5/24;H04L25/49 主分类号 H03M5/12
代理机构 代理人
主权项
地址