发明名称 FAIL-SAFE TIME-DELAY CIRCUIT FOR RELAYS
摘要 <p>Circuit temporisateur à sécurité intrinsèque pour relais. Un premier condensateur est chargé par une source de tension continue à travers une résistance ajustable et un oscillateur génére une tension sinusoïdale, transformée en impulsions par un conformateur d'impulsions attaquant la gâchette d'un transistor à effet de champ permettant la décharge du premier condensateur à travers le primaire d'un premier transformateur sous forme d'impulsions traversant successivement un seuil de tension et un premier amplificateur commandant une porte à travers un deuxième transformateur. La porte permet à un deuxième amplificateur d'amplifier les signaux de l'oscillateur à travers un troisième transformateur, la sortie du deuxième amplificateur étant reliée par un quatrième transformateur à un redresseur alimentant l'enroulement du relais. Il est prévu une liaison capacitive entre l'oscillateur et la borne positive du premier condensateur. Application à la signalisation ferroviaire.</p>
申请公布号 CA1045241(A) 申请公布日期 1978.12.26
申请号 CA19750230433 申请日期 1975.06.30
申请人 JEUMONT-SCHNEIDER 发明人 MARCHAND, PATRICK
分类号 H01H47/18;H03K17/60;(IPC1-7):01H47/00 主分类号 H01H47/18
代理机构 代理人
主权项
地址