发明名称 用于动态系统级频率缩放的方法和装置
摘要 一种用于改变包含多个同步集成电路芯片(12、14、16)的系统(10)中的时钟频率的方法和装置,以及用于实现频率改变的电路(20)。该方法包括:检测在多个同步集成电路芯片之一中的处理需求的改变;通知多个同步集成电路芯片将要进行时钟频率改变;在多个同步集成电路芯片中的每一个中达到静止总线状态;通知多个同步集成电路芯片可以进行频率改变;和改变多个同步集成电路芯片的时钟频率。
申请公布号 CN100501748C 申请公布日期 2009.06.17
申请号 CN200380110534.X 申请日期 2003.10.31
申请人 国际商业机器公司 发明人 罗尔夫·希尔根多尔夫;锡德里克·利希特瑙;托马斯·弗卢格;马丁·雷克坦沃尔德;彼特·A·桑登
分类号 G06F17/50(2006.01)I;G06F1/08(2006.01)I;G06F1/04(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 北京市柳沈律师事务所 代理人 郭定辉;黄小临
主权项 1. 一种用于改变包括多个同步集成电路芯片(12、14、16)的系统(10)的时钟频率的方法,包括:检测在多个同步集成电路芯片之一中的处理需求的改变;通知多个同步集成电路芯片中的每一个将要进行时钟频率改变;在多个同步集成电路芯片中的每一个中达到静止总线状态;在多个同步集成电路芯片都达到静止总线状态后通知多个同步集成电路芯片可以进行频率改变;和改变多个同步集成电路芯片的时钟频率。
地址 美国纽约阿芒克