发明名称 MEMORY DEVICE
摘要 PURPOSE:To secure a check that the error correction code is produced correctly at the writing operation time with use of the error correction code generator circuit containing a memory circuit using the normal error correction code, the syndrome generator circuit, the test circuit and others.
申请公布号 JPS53101233(A) 申请公布日期 1978.09.04
申请号 JP19770016437 申请日期 1977.02.16
申请人 NIPPON ELECTRIC CO 发明人 KOBAYASHI HIDEHIKO
分类号 G06F11/08;G06F12/16;G11C29/00 主分类号 G06F11/08
代理机构 代理人
主权项
地址