发明名称 SYSTEM FOR CONTROLLING ERROR AND PHASE OF INTERCONNECTION ARQ CIRCUIT
摘要
申请公布号 JPS5249709(A) 申请公布日期 1977.04.21
申请号 JP19760123960 申请日期 1976.10.18
申请人 NEDERLANDEN STAAT 发明人 HENRITSUKU KOONERISU ANSONII BAN DEYUREN;HAAMAN DA SHIRUBA
分类号 H04L1/16;G06F11/00;G08C;G08C25/00;H04B1/00;H04L1/18;H04L7/00 主分类号 H04L1/16
代理机构 代理人
主权项
地址