发明名称 位平面编码方法及实现该方法的电路
摘要 位平面编码方法及实现该方法的电路,属于图像数据压缩领域,用于JPEG 2000的位平面编码的软件和硬件实现,目的在于减少扫描冗余和复杂度,增强算法的并行性,提高系统数据处理能力。本发明的方法,对每一子块编码包括:(1)初始化步骤,(2)并行执行步骤,并行执行读入、编码通道预测和形成上下文子步骤,(3)结束步骤。本发明的电路包括输入数据缓冲寄存器单元、编码通道预测逻辑电路、编码通道状态寄存器单元、邻域重要性贡献生成电路和上下文形成逻辑电路单元;本发明一次扫描形成子块内所有系数位样本上下文,实现无冗余扫描、在单时钟周期并行形成一个条带列4个系数所有位样本的上下文;数据处理能力比同类设计提高4倍,性价比更优。
申请公布号 CN101056399A 申请公布日期 2007.10.17
申请号 CN200710051921.0 申请日期 2007.04.19
申请人 华中科技大学 发明人 熊承义;田金文;柳健
分类号 H04N7/24(2006.01);H04N7/26(2006.01);G06T9/00(2006.01) 主分类号 H04N7/24(2006.01)
代理机构 华中科技大学专利中心 代理人 方放
主权项 1.一种位平面编码方法,对每一子块编码包括下述步骤:(1)初始化步骤,初始化表示编码子块大小的变量,读入并存储子块内第1条带列的4个系数;(2)并行执行步骤,并行同步执行读入子步骤、编码通道预测子步骤和形成上下文子步骤,(2.1)读入子步骤:(2.1.1)按扫描顺序同时读入一列4个新系数;(2.1.2)判定子块内所有列的样本系数是否读入完毕,是则进行步骤(3.1),否则返回步骤(2.1);(2.2)编码通道预测子步骤:(2.2.1)预测前一列样本的编码通道值;(2.2.2)判定子块内的所有列的编码通道预测是否进行完毕,是则进行步骤(3.2),否则返回步骤(2.2);(2.3)形成上下文子步骤:(2.3.1)形成更前一列样本的上下文;(2.3.2)判定子块内所有样本的上下文是否形成完毕,是则进行步骤(3.3),否则返回步骤(2.3);(3)结束步骤,包括(3.1)结束读取当前子块的系数;(3.2)结束预测样本的编码通道;(3.3)结束当前子块的上下文形成。
地址 430074湖北省武汉市洪山区珞喻路1037号