发明名称 无需内置微处理器的总线集控式节点装置
摘要 本发明涉及一种总线通信方式的智能节点的控制平台,特别是指一种无需内置嵌入式MCU微处理器的智能节点的集控装置。它是集成于一体的芯片结构方案,内部包括顺序连接的用户通信接口单元、控制逻辑单元、输入/输出接口单元;还包括内部时钟单元和地址设定单元。与传统方案的不同处在于,芯片结构中不包括内置或外置的嵌入式MCU微处理器单元。本发明解决了传统带MCU微处理器的集控装置的缺陷,如软/硬件结构复杂,器件多,体积大,成本高,尤其在遭遇干扰后程序易跑飞等固有的“死机”现象,从而极大地提高了系统的可靠性和性价比。
申请公布号 CN101221427A 申请公布日期 2008.07.16
申请号 CN200710036386.1 申请日期 2007.01.11
申请人 上海第二工业大学 发明人 林绪强;汪琴;陈敏超;朱锡钧
分类号 G05B19/418(2006.01);H04L12/00(2006.01) 主分类号 G05B19/418(2006.01)
代理机构 上海光华专利事务所 代理人 宁芝华
主权项 1.一种无需内置微处理器的总线集控式节点装置,包括:至少一个通过地址接口线(101)用于引入外部地址器件的选通输入的地址设定单元(10),并通过内部电气连接线(302)向控制逻辑单元(30)提供工作地址的设置;至少一个产生内部时序的工作时钟单元(50);通过时钟接口线(501)用于引入外部时钟器件的时钟输入,或/和采用内置时钟模块,通过内部电气连接线(304)向控制逻辑单元(30)提供时钟序列;至少一个通过有线(201)连接与上位机或控制器作通信的用户通信接口单元(20),它负责引入通信数据帧序列,并通过内部线路(301)向控制逻辑单元(30)传送;至少一个将来自上位机或控制器的用户的通信数据帧序列,转化成相应驱动命令的控制逻辑单元(30);至少一个通过内部传输线(303)与所述的至少一个控制逻辑单元(30)、并对外作激励驱动或/和对内作采集输入数据的输入/输出接口单元(40);其特征在于:所述的至少一个用于作地址选择的地址设定单元(10)、至少一个用以产生内部时序的工作时钟单元(50)、至少一个用于外部通信的用户通信接口单元(20)、至少一个控制逻辑单元(30)以及至少一个输入/输出接口单元(50),是集成于一体且不需要内置或外置标准微处理器的芯片结构。
地址 201209上海市浦东新区金海路2360号