发明名称 以掁荡器为基础而可防止擅改的精确时序电路
摘要 一种实质上固定的电压源组态的振荡器,如此其不需要将电压源调整到特定电压来振荡一特定频率。此振荡器有较高的准确性及可靠度,因为比较器的输入被周期性的切换以降低比较器的偏压效应以及使比较器输入的电压相等。较高的准确性也可经由使用分离电阻与分离电容来定义振荡器频率而达成。本发明提供一种振荡器与方法来产生可防止修改的周期性信号,因为定义此周期的电路不是整合在积体电路上就是包含在含有积体电路的封装之中。此振荡器可以做为速度调节电路中的频率参考,而该速度调节器可能包含在一积体电路之中,这样速度调节器便可在时钟频率超过频率限制时将积体电路的功能方块抑能。
申请公布号 TW364077 申请公布日期 1999.07.11
申请号 TW086111771 申请日期 1997.08.15
申请人 英特尔公司 发明人 保罗麦卡立斯特;提姆西比提
分类号 G06F1/04 主分类号 G06F1/04
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种振荡器,包含:一电压参考,其提供一实质固定的第一电压;一第一电容;一第一电路,其连结来接收该实质固定的第一电压,以及连结来对该第一电容充电到一第二电压;一第二电路来产生一实质固定的第三电压;一比较器,其连结来接收该第二电压与该实质固定的第三电压,以产生由比较结果决定的第一信号;以及一第三电路,其连结来将该第一电容放电以回应一第二信号,该第二信号可以回应于该第一信号而产生。2.根据申请专利范围第1项的振荡器,其中该电压参考为一能阶参考。3.根据申请专利范围第2项的振荡器,其中该能阶参考包含一第一运算放大器,其具有第四电路来将该第一运算放大器断电以回应一第三信号。4.根据申请专利范围第1项的振荡器,其中该电压参考为一齐纳二极体。5.根据申请专利范围第1项的振荡器,其中该第一电路包含一电阻。6.根据申请专利范围第1项的振荡器,其中该第一电路包含一电流源。7.根据申请专利范围第1项的振荡器,其中该第二电路包含一分压器,其连结来接收该实质固定的第一电压以产生该实质固定的第三电压。8.根据申请专利范围第1项的振荡器,其中该第三电路包含一电晶体,其闸极连结来接收第二信号,该电晶体与该第一电容并联的连结。9.根据申请专利范围第1项的振荡器,其中该第二信号被连结来回应该第一信号。10.根据申请专利范围第1项的振荡器,其中该第二电容被连结来接收该实质固定的第三电压。11.根据申请专利范围第1项的振荡器,尚包含一第四电路来将该比较器断电以回应一第四信号。12.一种具有一振荡电压与一参考电压之振荡器,其包含:一第一逻辑连结来接收该振荡电压,该参考电压与一第一信号,如果该第一信号是在第一状态,则该第一逻辑送出该振荡电压在第一输出而该参考电压在第二输出上,而如果该第一信号是在第二状态,则送出该参考电压在该第一输出而该振荡电压在该第二输出上;一比较器,具有第一输入连结到该第一输出,第二输入连结到该第二输出,而第三输出具有一第三信号;以及一第二逻辑连结到该第三输出,用以在该第一信号是在该第一状态时驱动该第三信号,以及在该第一信号在第二状态时驱动该第三信号的互补信号。13.根据申请专利范围第12项的振荡器,尚包含一电路将该比较器断电以回应一第二信号。14.根据申请专利范围第12项的振荡器,其中该第一逻辑包含:一第一mux连结来接收该振荡电压,该参考电压以及该第一信号,该第一mux送出该第一输出;以及一第二mux连结来接收该振荡电压,该参考电压以及该第一信号,该第二mux送出该第二输出;以及该第二逻辑包含:一反相器连结来接收该第二信号并送出该第二信号的互补信号;以及一第三mux连结来接收该第二信号以及该第二信号的互补信号,该第三mux送出一第四输出。15.一种速度调节器,其包含:一振荡器,其包含:一电压参考,其提供实质固定的第一电压;一第一电容;一第一电路,其连结来接收该实质固定的第一电压,以及连结来对该第一电容充电到一第二电压;一第二电路来产生一实质固定的第三电压;一比较器,其连结来接收该第二电压与该实质固定的第三电压来产生有着由第一比较结果决定的第一复数个脉波之第一信号;以及一第三电路,其连结来将该第一电容放电以回应一第二信号,该第二信号可以回应于该第一信号而产生,该第二信号有着第二复数个脉波;一计数器,连结来接收该第一信号以及该第二信号,该计数器对第一复数个脉波计数来产生一个计数値,该计数値被每个该第二复数个脉波所重设;以及一第一逻辑,连结到该计数器以产生一第三信号,来表示该计数値与一预定第一数値的第二比较结果。16.根据申请专利范围第15项的速度调节器,其中该第二电路包含一分压器,其连结来接收该实质固定的第一电压以产生该实质固定的第三电压。17.根据申请专利范围第15项的速度调节器,其中该计数器是一向上计数器,而该第一逻辑则是一第二比较器。18.根据申请专利范围第15项的速度调节器,其中该计数器是一向下计数器,该计数器値有一正负号位元,而该第一逻辑为连结该正负号位元的滙流排。19.根据申请专利范围第15项的速度调节器,尚包含:一第二计数器,其连结来接收第三信号,该第二计数器对该第三信号被设定的次数做计数,该第二计数器在该第三信号未被设定时被该第二复数个脉波之每一个重设,该第二计数器有一第二计数値;一第二比较器,其输出一信号表示出是否该第二计数値超过一第二预定数値。20.根据申请专利范围第15项的速度调节器,尚包含:一有第一位址的滙流排;一记忆体连结到该第一电路及该滙流排,该记忆体提供对应该第一位址之该预定第一数値。21.根据申请专利范围第15项的速度调节器,尚包含一第四电路对该比较器断电以回应第五信号。22.根据申请专利范围第15项的速度调节器,尚包含一第四电路对一组包含上拉装置及下拉装置中的一个断电以回应第五信号。23.一种积体电路,其包含:一速度调节器,其包含:一振荡器,其包含:一电压参考,其提供实质固定的第一电压;一第一电容;一第一电路,其连结来接收该实质固定的第一电压,以及连结来对该第一电容充电到一第二电压;一第二电路来产生一实质固定的第三电压;一比较器,其连结来接收该第二电压与该实质固定的第三电压来产生有着由第一比较结果决定的第一复数个派波之第一信号;以及一第三电路,其连结来将该第一电容放电以回应一第二信号,该第二信号可以回应于该第一信号而产生,该第二信号有着第二复数个脉波;一计数器,连结来接收该第一信号以及该第二信号,该计数器对第一复数个脉波计数来产生一个计数値,该计数値被每个该第二复数个脉波所重设;以及一第一逻辑,连结到该计数器以产生一第三信号,来表示该计数値与一预定第一数値的第二比较结果;以及一功能方块;一禁能逻辑,来选择性的禁能该功能方块,以回应于该第三信号。24.根据申请专利范围第23项的积体电路,其中该第二电路包含一分压器,其连结来接收该实质固定的第一电压以产生该实质固定的第三电压。25.根据申请专利范围第23项的积体电路,尚包含:一第二计数器,其连结来接收第三信号,该第二计数器对该第三信号被设定的次数做计数,该第二计数器在该第一信号设定而该第三信号未设定时被重设,该第二计数器有一第二计数値;一第二比较器,其输出一信号表示出是否该第二计数値超过一第二预定数値。26.根据申请专利范围第23项的积体电路,尚包含:一具有第一位址的滙流排;一记忆体,连结到该第一电路及该滙流排,该记忆体提供对应该第一位址之该预定第一数値。27.根据申请专利范围第23项的积体电路,尚包含一第四电路来对该比较器断电以回应一第五信号。28.根据申请专利范围第23项的积体电路,尚包含一第四电路来对一组包含上拉装置与下拉装置中的一个断电以回应第六信号。29.一种在速度调节器中的方法,包含下列步骤:产生一有第一状态与第二状态的第一信号;接收具有复数个脉波的时钟信号;切换具有一输出的运算放大器之一对输入,以回应在该第一状态与该第二状态之间的每次转变;将该输出的信号反相以回应该第一信号;以及在一段期间内对该复数脉波计数,其中该第一信号相等的处于该第一状态与该第二状态中。30.一种在速度调节器中的方法,包含下列步骤:产生一具有第一电压的能阶电压;利用该第一电压将具有第二电压的电容充电;在该第二电压超过一第三电压时设定一信号;将该电容放电以回应一第一信号;在该第二电压低于该第三电压时解除设定该信号。图式简单说明:第一图说明本发明的振荡器之一具体实例。第二图说明描述本发明具体实例的动作之波型图。第三图说明用来控制本发明的速度调节器中之振荡器的决策逻辑之具体实例。第四图说明有着使用本发明的振荡器之速度调节器的积体电路之具体实例。
地址 美国