发明名称 一种时钟信号检测电路
摘要 本发明公开了一种时钟信号检测装置,包括一个电压控制延迟单元、异或门、反相器、低通滤波器、PMOS管、恒流源、电阻、电容和电平转换电路。输入时钟同时连接电压控制延迟单元的时钟输入端和异或门的一个输入端,电压控制延迟单元的输出接异或门的另一个输入端;异或门的输出同时连接反相器的输入和低通滤波器的输入端,低通滤波器的输出端接电压控制延迟单元的电压控制端;反相器的输出接PMOS管的栅极;PMOS管的源端接恒流源的输出,恒流源的另外一端接电源;PMOS管的漏端同时连接并联的电阻和电容的一端和电平转换电路的输入端,并联电阻和电容的另外一端接地;电平转换电路的输出就是检测电路的输出。
申请公布号 CN100568728C 申请公布日期 2009.12.09
申请号 CN200510116892.2 申请日期 2005.10.31
申请人 中兴通讯股份有限公司 发明人 林满院
分类号 H03K5/19(2006.01)I;G06F1/04(2006.01)I 主分类号 H03K5/19(2006.01)I
代理机构 北京安信方达知识产权代理有限公司 代理人 王 漪;王继长
主权项 1、一种时钟信号检测电路,其特征在于,包括:一个电压控制延迟单元、异或门、反相器、低通滤波器、PMOS管、恒流源、电阻、电容和电平转换电路;输入时钟同时连接电压控制延迟单元的时钟输入端和异或门的一个输入端,电压控制延迟单元的输出接异或门的另一个输入端;异或门的输出同时连接反相器的输入和低通滤波器的输入端,低通滤波器的输出端接电压控制延迟单元的电压控制端;反相器的输出接PMOS管的栅极;PMOS管的源端接恒流源的输出,恒流源的另外一端接电源;PMOS管的漏端同时连接并联的电阻和电容的一端和电平转换电路的输入端,并联电阻和电容的另外一端接地;电平转换电路的输出就是检测电路的输出。
地址 518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部