发明名称 抑制由电荷泵引起的模拟前端噪声的装置和系统
摘要 本发明涉及一种用于例如模拟前端(AFE)的电荷泵(409),其和对光信号采样的采样器(419)共享驱动器逻辑组件(401)的单个时钟,所述采样器(419)包括黑采样器(420);视频采样器(440);以及模拟‑数字转换器(430)。单个时钟(406)提供用于电荷泵逻辑组件(405)和采样逻辑组件(407)两者的时钟信号,这两者进而为系统(400)的其他组件提供时钟信号。
申请公布号 CN103329438B 申请公布日期 2016.12.21
申请号 CN201280004761.3 申请日期 2012.01.06
申请人 德克萨斯仪器股份有限公司 发明人 S·阿拉斯;G·阿木汗;M·A·拉赫曼;赵晓春
分类号 H03K5/1252(2006.01)I;H03M1/12(2006.01)I 主分类号 H03K5/1252(2006.01)I
代理机构 北京纪凯知识产权代理有限公司 11245 代理人 赵蓉民
主权项 一种处理信号的装置,其包括:电荷泵;对光信号采样的采样器,其包括:黑采样器;视频采样器;以及模拟‑数字转换器即ADC;以及被耦接到并向下列a)和b)提供时钟信号的单个时钟,其中所述a)是被耦接到所述电荷泵的电荷泵逻辑组件;以及b)是被耦接到对所述光信号采样的所述采样器的采样逻辑组件,其中(i)在第二时钟信号上升之前,第一时钟信号上升三个时钟周期;(ii)所述第二时钟信号在十七个时钟周期为高;(iii)在所述第一时钟信号下降之前,所述第二时钟信号下降五个时钟周期;以及(iv)所述第一时钟信号在十七个时钟周期为低,然后上升,其中,所述第一时钟信号和所述第二时钟信号的时序关系中的至少一些被配置在至少第一电荷泵状态机和第一采样状态机中,以及嵌入在所述采样逻辑组件中的第二采样状态机能够实施和生成黑采样时钟信号、视频采样时钟信号和所述第二时钟信号。
地址 美国德克萨斯州