发明名称 |
处理元件、混合模式并行处理器系统、处理元件方法、混合模式并行处理器方法、处理元件程序、以及混合模式并行处理器程序 |
摘要 |
本发明无需大幅度增加电路规模即可实现一种在SIMD处理时不会产生性能下降的混合模式并行处理器系统。把N个可实现SIMD操作的处理元件PE分组成进行MIMD操作的M(=N÷S)个处理单元PU。MIMD操作时,各个PU内的属于每个PE的共计S个存储器中的P个(P<S)作为命令超高速缓冲存储器来操作,剩余的存储器作为数据存储器或者数据超高速缓冲存储器来操作。另外,属于每个PE的共计S组的通用寄存器中,1组保持原状作为PU的通用寄存器来操作,剩余的S-1组中T组(T<S-1)或必要数目组作为命令超高速缓冲存储器的标记保存用寄存器来操作。 |
申请公布号 |
CN101379481A |
申请公布日期 |
2009.03.04 |
申请号 |
CN200780004007.9 |
申请日期 |
2007.08.09 |
申请人 |
日本电气株式会社 |
发明人 |
京昭伦 |
分类号 |
G06F15/80(2006.01);G06F12/08(2006.01) |
主分类号 |
G06F15/80(2006.01) |
代理机构 |
中科专利商标代理有限责任公司 |
代理人 |
李香兰 |
主权项 |
1.一种处理元件,其特征在于,具备:在SIMD操作时与其他N-1个处理元件并行操作、在MIMD操作时与其他S(=N÷M)-1个(S、M是2以上的自然数)处理元件并行操作的部件。 |
地址 |
日本东京都 |