发明名称 用以对具有分散时钟之系统消除时钟信号边缘歪斜状况之方法与装置
摘要 本发明系关于调适地调整沿着被选择信号通道之延迟以便等化在积体电路(120)之内各分布点上之信号延迟的系统及方法。其中一组信号穿越过启始往外之通道(125)和返回通道(126),被配置于各通道之延迟元件(129)可被调整以便设定经过整个信号轨迹之整体信号延迟等于具有蓄意地被引介之已知数值之延迟元件中呈现之延迟。另外地,本发明之机构可以控制两组(或更多组)延迟元件中被选择之一组,以便自动地且调适地调整(124)被选择的延迟元件之延迟数值,因而等化沿着该等两组或更多组之信号通道所引起的信号延迟。
申请公布号 TWI236218 申请公布日期 2005.07.11
申请号 TW090109023 申请日期 2001.04.16
申请人 惠普公司 发明人 史帝文F. 利比
分类号 H03K5/00 主分类号 H03K5/00
代理机构 代理人 恽轶群 台北市松山区南京东路3段248号7楼;陈文郎 台北市松山区南京东路3段248号7楼
主权项 1.一种使得沿着至少两组信号传输通道信号之潜伏期同步化之方法,该方法包含之步骤有:提供具有第一信号传输延迟之第一信号通道127;提供具有第二信号传输延迟之第二信号通道125;并且自动地调整该第二信号传输延迟以设定该第二信号传输延迟等于该第一信号传输延迟。2.如申请专利范围第1项之方法,其中提供第二信号通道之步骤包含有:配置至少一组可变化延迟元件129于该被提供的第二信号通道上;并且该自动地调整之步骤所包含之步骤有:调适地设定124一组延迟数値于该至少一组被配置之可变化延迟元件上,以设定该第二信号传输延迟等于该第一信号传输延迟。3.如申请专利范围第1项之方法,其中提供第二信号通道之步骤包含的步骤有:在该第二信号通道之内提供向外的信号传输通道125;并且在该第二信号通道之内提供返回的信号传输通道126。4.如申请专利范围第3项之方法,进一步包含之步骤有:配置第一变量延迟元件129于该向外的信号通道上;并且配置第二变量延迟元件130于该返回信号通道上。5.如申请专利范围第4项之方法,其中该自动地调整之步骤所包含的步骤有:反应于在该第一信号传输延迟和该第二信号传输延迟之间的差异,采用共同控制信号138而调适地设定于该第一可变化延迟元件和该第二可变化延迟元件上之延迟数値。6.如申请专利范围第4项之方法,其中该自动地调整之步骤所包含之步骤有:依据在该第一信号传输延迟137和该第二信号传输延迟127之间的差异,调适地设定于该第一可变化延迟元件129上之延迟数値。7.如申请专利范围第6项之方法,其进一步地包含之步骤有:依据沿着该向外的信号通道125和该返回信号通道126所引起的信号延迟之差异,调适地设定于该第二可变化延迟元件上之延迟数値。8.如申请专利范围第7项之方法,其中调适地设定于该第二可变化延迟元件130上延迟数値之步骤所包含之步骤有:设定于该第二可变化延迟元件上之该延迟,以便大致地等化沿着该向外的信号通道所引起的该信号延迟以及沿着该返回信号通道所引起的该信号延迟。9.如申请专利范围第1项之方法,其进一步地包含之步骤有:配置该第一信号通道和该第二信号通道在单一积体电路120之内。10.如申请专利范围第1项之方法,其进一步地包含之步骤有:采用反相器123而提供该第二信号传输延迟。图式简单说明:第1A图是展示依据本发明之一较佳实施例,可实施通道延迟等化之积体电路概略图;第1B图是依据本发明之一较佳实施例之延迟匹配电路方块图;第1C图是依据本发明之一较佳实施例之图形1A和1B所展示之相关构件的时序图;第2图是展示依据本发明之一较佳实施例的一组不同延迟匹配机构;第3图是展示一组电路,其呈现依据本发明之一较佳实施例展示于第2图中多数个延迟匹配电路之制作;以及第4图是展示依据本发明之一较佳实施例,采用延迟匹配电路之一组简化电路。
地址 美国