发明名称 存取基本输入输出系统(BIOS)资料之装置及方法
摘要 本发明系关于新颖的存取基本输入输出系统(BIOS)资料之装置及方法。本发明之存取基本输入输出系统(BIOS)资料之装置包含:一处理器;一第一资料处理器,连接该处理器与一m位元位址资料线之汇流排,可因应该处理器之指令进行资料处理;一第二资料处理器,以m位元位址资料线与该m位元位址资料线之汇流排连接,用于进行较低速的资料处理;一基本输入输出系统(BIOS),以小于m之nl位元位址资料线与该m位元位址资料线之汇流排连接,且以n2位元资料线与该第二资料处理器连接。
申请公布号 TW470880 申请公布日期 2002.01.01
申请号 TW087121700 申请日期 1998.12.24
申请人 扬智科技股份有限公司 发明人 蔡树山;黄立中
分类号 G06F12/00 主分类号 G06F12/00
代理机构 代理人
主权项 1.一种存取基本输入输出系统(BIOS)资料之装置,包含:一中央处理器;一第一资料处理器,连接该中央处理器与一m位元位址资料线之滙流排,可因应该中央处理器之指令进行资料处理;一第二资料处理器,以m位元位址资料线与该m位元位址资料线之滙流排连接,用于进行较低速的资料处理;一基本输入输出系统(BIOS),以小于m之n1位元位址资料线与该m位元位址资料线之滙流排连接,且以n2位元资料线与该第二资料处理器连接。2.如申请专利范围第1项所述之存取基本输入输出系统(BIOS)资料之装置,其中读取资料是待该m位元位址资料线之滙流排位址相位结束后,藉着该第二资料处理器栓锁该位址相位,且该m位元位址资料线之滙流排推出所需基本输入输出系统(BIOS)位址之资料,该第二资料处理器驱动记忆体读取信号、基本输入输出系统(BIOS)晶片选择信号,然后基本输入输出系统(BIOS)经由n2位元资料线来传送资料至第二资料处理器,该第二资料处理器透过该m位元位址资料线推出所得之基本输入输出系统(BIOS)内含资料。3.如申请专利范围第1项所述之存取基本输入输出系流(BIOS)资料之装置,其中写入资料是藉着该中央处理器执行多数次相同写入指令,于执行首次写入指令时以该第二资料处理器来栓锁写入资料,并于执行非首次写入指令时,将资料写入基本输入输出系统(BIOS)之记忆体。4.如申请专利范围第1项所述之存取基本输入输出系统(BIOS)资料之装置,其中该m位元位址资料线之滙流排为PCI滙流排。5.如申请专利范围第1项所述之存取基本输入输出系统(BIOS)资料之装置,其中该第二资料处理器系连接ISA界面。6.如申请专利范围第1.2.3.4或5项所述之存取基本输入输出系统(BIOS)资料之装置,其中该第一资料处理器为北桥,且该第二资料处理器为南桥。7.如申请专利范围第1.2.3.4或5项所述之存取基本输入输出系统(BIOS)资料之装置,其中m为32,n1为17,且n2为8。8.一种存取基本输入输出系统(BIOS)资料之方法,其特征在于相关的读取周期包含以下步骤:(A)于PCI位址相位结束后,南桥栓锁住该位址相位;(B)于南桥栓锁住位址相位后,PCI滙流排之位址资料,线推出所需基本输入输出系统(BIOS)位址之资料;(C)南桥驱动记忆体读取信号、基本输入输出系统(BIOS)晶片选择信号;(D)基本输入输出系统(BIOS)将资料传送至南桥;(E)南桥推出所得之基本输入输出系统(BIOS)内含资料;(F)宣告读取完成信号;及(G)结束读取周期。9.一种存取基本输入输出系统(BIOS)资料之方法,其特征在于相关的写入周期包含以下步骤:(A)中央处理器执行一写入指令,透过PCI滙流排将一笔资料写入并储存于基本输入输出系统(BIOS)之记忆体;(B)南桥栓锁住该笔写入资料;(C)中央处理器对该笔相同资料再执行写入指令;及(D)将该笔资料写入并储存于基本输入输出系统(BIOS)的记忆体。图式简单说明:第一图指出依据习知技术之读取基本输入输出系统(BIOS)资料之装置的方块图;第二图指出依据习知技术之读取基本输入输出系统(BIOS)资料的时间图;第三图指出依据本发明之存取基本输入输出系统(BIOS)置料之装置的方块图;第四图指出依据本发明之存取基本输入输出系统(BIOS)资料之方法的读取动作之时间图;及第五图指出依据本发明之存取基本输入输出系统(BIOS)资料之方法的写入动作之时间图。
地址 台北县汐止市新台五路一段八十八号二十一楼