发明名称 基地台划码多向近接系统传送矩阵系数计算
摘要 本创作揭示至少一种资料处理的基地台,其特别适用于分码、扰码和通道回应的结合回旋,以架构出系统传送系数矩阵,而仍旧能够维持和在分别执行每一回旋时相同之电路大小和执行时间。在此使用用于处理实数通道回应值的一暂存器以及用于处理虚数通道回应值的第二暂存器将通道回应移动通过回旋。为取代乘法器,将使用以金字塔方式连接的最佳最少数量加法器来执行代码之增加,以简化构造。利用包含从二进位表示至复杂表示而当成整个方法一部分的通道码转换,如此可消除不必要的加法器。
申请公布号 TWM246903 申请公布日期 2004.10.11
申请号 TW091221330 申请日期 2002.12.27
申请人 数位际技术公司 发明人 雷恩 山姆 布查特;彼得 爱得华 贝克;穆罕默德 游斯曼 法士黎;查以尔 堤摩曼
分类号 H04J13/00 主分类号 H04J13/00
代理机构 代理人 蔡清福 台北市中正区忠孝东路一段一七六号九楼
主权项 1.一种可处理所接收的具有一系统传输矩阵的CDMA通讯资料之至少一基地台,其中特别用于处理一系列资料値V1至Vx,其中整数m从1到x的资料値Vm对应至复数Am+jBm,其中 ,具有2N位元二进位値,其中N为大于1的整数,来产生一系列资料値V'1至V'y,其中每一整数p从1至y的资料値V'p对应至复数A'p+jB'p,该基地台包含:一实数成分位移暂存器RR和一虚数成分位移暂存器RI;每一暂存器都具有一系列2N位置Ci,每一整数i都从1至2N;每一暂存器都分别随附一实数成分加法器电路RAR、RAI,以及一虚数成分加法器电路IAR、IAI;每一加法器电路都具有一系列2N-1选择性可控制输入Ik,每一整数k从1至2N-1;该实数成分加法器电路RAR和暂存器RR耦合,如此输入Ik接收来自暂存器位置C2k-1的资料,其中每个整数k从1至2N-1;一控制电路,可根据一具有2M展频因数通讯信号之控制因子,其中M为小于等于N的正整数,操作控制该暂存器及加法器电路,该控制因子代表该通讯信号随附之一通道回应値;该虚数成分加法器电路IAR和暂存器RR耦合,如此输入Ik接收来自暂存器位置C2k的资料,其中每个整数k从1至2N-1;该实数成分加法器电路RAI和暂存器RI耦合,如此输入Ik接收来自暂存器位置C2k的资料,其中每个整数k从1至2N-1;该虚数成分加法器电路IAI和暂存器RI耦合,如此输入Ik接收来自暂存器位置C2k-1的资料,其中每个整数k从1至2N-1;每一输入都可透过每一暂存器位置随附的控制位元来控制,其中该等控制位元会集合对应至2N位元二进位値并且暂存器RR的位置Ci随附之每一控制位元Bi和暂存器RI的对应位置Ci之该控制位元Bi相同,其中每一整数i从1至2N,如此根据该控制位元之値,该输入会接收来自其耦合位置的资料,当成该接收的资料之値或反向値;每一加法器电路都具有一输出,用于输出其个别可控制输入所接收的値总合;一实数成分结合器电路,其耦合至该实数成分加法器电路RAR、RAI的该输出,用于输出一已处理値V'p的一结合实数成分値A'p;一虚数成分结合器电路,其耦合至该等虚数成分加法器电路IAR、IAI的输出,用于输出一已处理値V'p的一结合虚数成分値jB'p;以及该暂存器RR、RI可操作来将个别位置Ci-1至位置Ci的该资料位移,其中每一整数i从2至2N,并在位置C1内接收新资料而产生下一处理値V'p+1。2.如申请专利范围第1项之至少一基地台,在此该系列资料値V1至Vx代表一通讯信号之通道回应値,此控制因子为一CDMA之伸展码,2N位元二进位値代表该通讯信号随附的一通道码値,并且一系列资料値V'1至V'y代表一列系统传输系数矩阵値;该控制电路可操作来依序将一系列资料値V1至Vx(被一系列2N-1零値跟着)输入至该暂存器2N-M次,以产生2N-M串资料値V'1至V'y,其中y=x+2N-1,每一代表一列该系统传输系数矩阵値;以及当2M < 2N时,该控制电路可操作来选择性启动和关闭该加法器电路的输入,如此每次该系列资料値V1至Vx输入该暂存器内,来自每一暂存器不同2M输入集合就会启动,而其他加法器输入则关闭。3.如申请专利范围第2项之至少一基地台,其中N=4,如此每一暂存器都具有十六位置并且其中每一加法器电路都具有八个输入以及七个加法器的树枝状。4.如申请专利范围第2项之至少一基地台,其中每一加法器电路包含一2N-1-1个加法器形成的树。5.如申请专利范围第4项之至少一基地台,其中该暂存器位置资料为二进位値,并且每一加法器电路输入包含一选择性运算的二的互补电路,若该对应的控制位元为一或该接收値的该二的互补,或该控制位元为零,则用于接收来自对应暂存器位置的输入之値。6.如申请专利范围第5项之至少一基地台,其中:该实数成分结合器电路包含一减法器,用于从和该虚数成分暂存器RR耦合的该实数成分加法器电路RAI之输出値中,减去耦合至该实数成分暂存器RR的该实数成分加法器电路RAR之该输出,以产生该结合的实数成分値;以及该虚数成分结合器电路包含:一加法器,用于将和该实数成分暂存器RR耦合的该虚数成分加法器电路IAR之输出値与和该虚数成分暂存器RR耦合的该处数成分加法器电路RAI之输出値相加,以产生一加总値;以及一耦合至该加法器的二的互补电路,以接收该加总値并产生一二的互补,来当成该已组合的虚数成分値。7.如申请专利范围第1项之至少一基地台,其中每一加法器电路包含一2N-1-1个加法器组成的树。8.如申请专利范围第7项之至少一基地台,其中该暂存器位置资料为二进位値,并且每一加法器电路输入包含一选择性运算的二的互补电路,若该对应的控制位元为一或该接收値的该二的互补,或该控制位元为零,则用于接收来自对应暂存器位置的输入之値。9.如申请专利范围第8项之至少一基地台,其中:该实数成分结合器电路包含一减法器,用于从和该虚数成分暂存器RR耦合的该实数成分加法器电路RAI之输出値中,减去耦合至该实数成分暂存器RR的该实数成分加法器电路RAR之该输出,以产生该结合的实数成分値;以及该虚数成分结合器电路包含:一加法器,用于将和该实数成分暂存器RR耦合的该虚数成分加法器电路IAR之输出値与和该虚数成分暂存器RR耦合的该虚数成分加法器电路RAI之输出値相加,以产生一加总値;以及一耦合至该加法器的二的互补电路,以接收该加总値并产生一二的互补,来当成该已组合的虚数成分値。10.一种至少一基地台,可处理所接收到的具有一系统传输矩阵的CDMA通讯资料,特别用于处理一系列双元素资料値V1至Vx,其中每一整数m从1到x的资料値Vm对应至一第一元素Am和一第二元素Bm,具有N位元的二进位値其中N为正偶整数,来产生一系列资料値V'1至V'y,其中每一整数p从1至y的资料値V'p对应至一第一元素A'p和一第二元素B'p,该基地台包含:一第一元素位移暂存器R1和一第二元素位移暂存器R2;每一暂存器R1、R2都具有一系列N位置Ci,每一整数i都从1至N;每一暂存器R1、R2都分别随附一第一元素加法器电路A1,1、A1,2,以及一第二元素加法器电路A2,1、A2,2;一控制电路,可根据一具有2M展频因数通讯信号之控制因子,其中M为小于等于N的正整数,操作控制该暂存器及加法器电路,该控制因子代表该通讯信号随附之一通道回应値;每一加法器电路都具有一系列N/2选择性可控制输入Ik,每一整数k从1至N/2;每一加法器电路输入都和不同的暂存器位置耦合,来接收其资料;每一加法器电路输入都可透过个别暂存器位置随附的控制位元来控制,其中该等控制位元会集合对应至N位元二进位値并且暂存器RR的位置Ci随附之每一控制位元Bi和暂存器RI的对应位置Ci之该控制位元Bi相同,其中每一整数i从1至N,如此根据该控制位元之値,该输入会接收来自其耦合位置的资料,当成该接收的资料之値或反向値;每一加法器电路都具有一输出,用于输出其个别可控制输入所接收的値总合;一第一元素结合器电路,其耦合至该等第一元素加法器电路A1,1、A1,2的输出,用于输出处理値V'p的一第一元素値A'p;一第二元素结合器电路,其耦合至该等第二元素加法器电路A2,1、A2,2的输出,用于输出处理値V'p的一第二元素値B'p;以及该暂存器RR、RI可操作将其个别位置的资料位移,并接收新的资料而产生下一处理値V'p+1。11.如申请专利范围第10项之至少一基地台,其中:该第一元素加法器电路A1,1和该暂存器R1耦合,如此输入Ik接收来自暂存器位置C2k-1的资料,其中每一整数k从1至N/2;该第二元素加法器电路A2,1和该暂存器R1耦合,如此输入Ik接收来自暂存器位置C2k的资料,其中每一整数k从1至N/2;该第一元素加法器电路A1,2和该暂存器R2耦合,如此输入Ik接收来自暂存器位置C2k的资料,其中每一整数k从1至N/2;该第二元素加法器电路A2,2和该暂存器R2耦合,如此输入Ik接收来自暂存器位置C2k-1的资料,其中每一整数k从1至N/2;以及该暂存器R1、R2可操作来将个别位置Ci-1至位置Ci的资料位移,其中每一整数i从2至N,并在位置C1内接收新资料而产生下一处理値。12.如申请专利范围第11项之至少一基地台,其处理接收CDMA通讯资料,在该系列资料値V1至Vx代表一通道回应値,此控制因子为一CDMA之伸展码,该N位元二进位値代表该通讯信号随附的一通道码値,并且一系列资料値V'1至V'y代表一列系统传输系数矩阵値;该控制电路可操作来依序将一系列资料値V1至Vx(被一系列N-1零値跟着)输入至暂存器N/2M次,以产生N/2M串资料値V'1至V'y,其中y=x+N-1,每一代表一列系统传输系数矩阵値;以及当2M<N时,该控制电路可操作来选择性启动和关闭该加法器电路的输入,如此每次该系列资料値V1至Vx输入该暂存器内,来自每一暂存器不同2M输入集合就会启动,而其他加法器输入则关闭。图式简单说明:图1显示一包含多重片码的中置码之时槽结构,本创作运作其上。图2A显示用于将通道回应的实质部分回旋的装置。图2B显示用于将通道回应的虚数部分回旋的装置。图3显示用于将图2A和图2B装置的输出加总,以产生用于建构系统传输系数矩阵的真实和虚数输出之装置。图4显示显示用于图2A和图2B的加法器树枝状输入之较佳电路。图5显示系统传输矩阵复合连结调换AH的尺寸。图6显示展频因数1的系统传输矩阵复合连结调换AH之尺寸。
地址 美国
您可能感兴趣的专利