发明名称 - MULTI-CHANNEL MPEG VIDEO TRANSCODER USING MULTIPLE PROGRAMMABLE PROCESSORS
摘要 본 발명은 큐잉 시스템 모델을 이용하여 디지털 비디오 이미지를 트랜스코딩 하기 위한 방법 및 장치를 제공한다. 다중 트랜스코딩 프로세서(120, 122, 124, 260, 262, 264)는 병렬로 배열된다. 제1아키텍처에 있어서, n개 채널의 입력 비트스트림은 슬라이스 또는 프레임과 같은 처리유닛으로 분할되고(220), 그 처리유닛은 m개의 서브-스트림으로 분리되며(110, 230), 각각의 서브-스트림은 대응하는 브렌치에서 처리된다(260, 262, 264). 각각의 분리된 큐(240, 242, 244)는 각각의 서브-스트림에 제공된다. 제2아키텍처에 있어서, 상기 처리유닛은 공통큐(410)에서 소정 이용가능한 프로세서로 할당된다. 독립된 처리유닛은 평균처리시간을 최소화 하기 위해 큐잉 시스템 모델에 따라 동시에 처리된다. 특히, 기준픽처(I-픽처) 유닛과 관련 예측된 픽처(P-픽처 또는 B-픽처 유닛) 유닛의 동시처리를 피한다. 또 다른 기술은 기록-유지를 행함과 더불어, 기준픽처 유닛이 처리된 후 그 프로세서에서 관련 예측된 픽처 유닛에 대한 프로세서로의 기준픽처 유닛의 전송을 조정한다. 픽처 재정렬 및 선행버퍼의 이용을 갖춘 실시예도 제공된다.
申请公布号 KR20020020920(A) 申请公布日期 2002.03.16
申请号 KR20017016462 申请日期 2001.12.21
申请人 发明人
分类号 H04N7/26;H04N21/2365;H04N21/434 主分类号 H04N7/26
代理机构 代理人
主权项
地址