发明名称 光碟机中具有最大可能性数据侦测电路之数据读出系统
摘要 一种光碟机中具有最大可能性数据侦测电路之数据读出系统,包括一信号重制装置、一类比数位转换器、一滤波器、一Viterbi解码器、一调适参考位阶调整器以及一相锁回路装置。利用光碟机中具有最大可能性数据侦测电路之数据读出系统,其系统不需要高速部分响应等化器,而Viterbi解码器可以高速操作及减少参考位阶的收敛时间,加-比较-选择电路可解决溢位的问题。
申请公布号 TW504674 申请公布日期 2002.10.01
申请号 TW090105379 申请日期 2001.03.08
申请人 联发科技股份有限公司 发明人 吴文义;郭弘政
分类号 G11B20/00 主分类号 G11B20/00
代理机构 代理人 詹铭文 台北巿罗斯福路二段一○○号七楼之一
主权项 1.一种光碟机中具有最大可能性数据侦测电路之数据读出系统,包括:一信号重制装置,可将所读取之一光碟片的资料重置为一射频信号;一类比数位转换器,耦接至该信号重制装置,可根据一高频时脉信号将该射频信号转换为一数位信号;一滤波器,耦接至该信号重制装置,可根据一低频时脉信号,利用该射频信号来产生另一个该数位信号,以滤除该类比数位转换器之该数位信号中的直流値,以得到一滤波数位信号;一Viterbi解码器,耦接至该滤波器,可根据一参考位阶将该滤波数位信号做运算、比较、选择及解码,以得到一解码信号;一调适参考位阶调整器,耦接至该Viterbi解码器,可持该滤波数位信号与该解码信号做比较,以得到一相锁确认位阶与该参考位阶;以及一相锁回路装置,耦接至该调适参考位阶调整器,可将该滤波数位信号与该相锁确认位阶做比较,所产生的相位误差用以调整所输出之该高频时脉信号与该低频时脉信号。2.如申请专利范围第1项所述之光碟机中具有最大可能性数据侦测电路之数据读出系统,其中该Viterbi解码器更包括:一Branch Metric单元,耦接至该滤波器,可根据该参考位阶将该滤波数位信号做运算,以得到一branchmetric値,当该滤波数位信号超过一最大参考位阶与一最小参考位阶的范围时,则该branch metric値设定为0;一加-比较-选择单元,耦接至该Branch Metric单元,可将该branch metric値累加至一格状图中复数个路径之一path metric値,比较出该些路径所累加之最小之该path metric値,并选择最小之该path metric値的路径以成为一残留路径;以及一路径记忆体单元,耦接至该加-比较-选择单元,可依据该残留路径寻找一合并点,根据该合并点对该残留路径进行解码以得到该解码信号。3.如申请专利范围第1项所述之光碟机中具有最大可能性数据侦测电路之数据读出系统,其中该调适参考位阶调整器更包括:一延迟路径单元,耦接至该滤波器,可持该滤波数位信号做延迟,以得到一延迟数位信号;一资料式样记忆体,耦接至该Vitrerbi解码器,可根据该解码信号送出对应之一资料式样;一参考位阶记忆体,耦接至该资料式样记忆体,将储存在该参考位阶记忆体的所有之该参考位阶送至该Viterbi解码器,接收一新参考位阶来更新对应于该新参考位阶之该参考位阶,送出对应于该资料式样之该参考位阶以作为一选择位阶信号,其中所有之该参考位阶的部分参考位阶系作为该相锁确认位阶;一参考比较器,耦接至该延迟路径单元,可将该延迟数位信号与该选择位阶信号做比较,以得到一计数控制信号;一低通滤波器,耦接至该参考比较器,接收一选择计数値,可根据该计数控制信号来做向上/向下计数该选择计数値,以得到一新计数値与一位阶调整控制信号;一参考计数记忆体,耦接至该低通滤波器与该资料式样记忆体,可储存该新计数値,根据该资料式样送出对应之该选择计数値;以及一位阶调整器,耦接至该低通滤波器,可根据该位阶调整控制信号以调整该选择位阶信号,而得到该新参考位阶。4.如申请专利范围第1项所述之光碟机中具有最大可能性数据侦测电路之数据读出系统,其中该滤波器更包括:一类比分割器,耦接至信号重制装置,可持该射频信号转换为一分割位阶信号;一低频类比数位转换器,耦接至该类比分割器,可根据该低频时脉信号,将该分割位阶信号转换为一低频数位信号;以及一减法器,耦接至该低频类比数位转换器,可将该数位信号与该低频数位信号做减法运算,以得到该滤波数位信号。5.一种光碟机中具有最大可能性数据侦测电路之数据读出系统,包括:一信号重制装置,可将所读取之一光碟片的资料重置为一射频信号;一类比数位转换器,耦接至该信号重制装置,可根据一反相高频时脉信号将该射频信号转换为一数位信号;一滤波器,耦接至该信号重制装置,可根据一低频时脉信号,利用该射频信号来产生另一个该数位信号,滤除该类比数位转换器之该数位信号中的直流値,以得到一滤波数位信号,并产生对应于该射频信号在零点之一方波信号;一Viterbi解码器,耦接至该滤波器,根据一参考位阶将该滤波数位信号做运算、比较、选择及解码,以得到一解码信号;一调适参考位阶调整器,耦接至该Viterbi解码器,将该滤波数位信号与该解码信号做比较,以得到该参考位阶;一相锁回路装置,耦接至该滤波器,可将该方波信号与该相锁回路装置所输出之该高频时脉信号做比较,所产生的相位误差用以调整所输出之该高频时脉信号与该低频时脉信号;以及一反相器,耦接至该相锁回路装置,可将该高频时脉信号反相成为该反相高频时脉信号。6.如申请专利范围第5项所述之光碟机中具有最大可能性数据侦测电路之数据读出系统,其中该Viterbi解码器更包括:一Branch Metric单元,耦接至该滤波器,可根据该参考位阶将该滤波数位信号做运算,以得到一branchmetric値,当该滤波数位信号超过一最大参考位阶与一最小参考位阶的范围时,则该branch metric値设定为0;一加-比较-选择单元,耦接至该Branch Metric单元,可将该branch metric値累加至一格状图中复数个路径之一path metric値,比较出该些路径所累加之最小之该path metric値,并选择最小之该path metric値的路径以成为一残留路径;以及一路径记忆体单元,耦接至该加-比较-选择单元,可依据该残留路径寻找一合并点,根据该合并点对该残留路径进行解码以得到该解码信号。7.如申请专利范围第5项所述之光碟机中具有最大可能性数据侦测电路之数据读出系统,其中该调适参考位阶调整器更包括:一延迟路径单元,耦接至该滤波器,可将该滤波数位信号做延迟,以得到一延迟数位信号;一资料式样记忆体,耦接至该Vitrerbi解码器,可根据该解码信号送出对应之一资料式样;一参考位阶记忆体,耦接至该资料式样记忆体,将储存在该参考位阶记忆体的所有之该参考位阶送至该Viterbi解码器,接收一新参考位阶来更新对应于该新参考位阶之该参考位阶,送出对应于该资料式样之该参考位阶以作为一选择位阶信号;一参考比较器,耦接至该延迟路径单元,可将该延迟数位信号与该选择位阶信号做比较,以得到一计数控制信号;一低通滤波器,耦接至该参考比较器,接收一选择计数値,可根据该计数控制信号来做向上/向下计数该选择计数値,以得到一新计数値与一位阶调整控制信号;一参考计数记忆体,耦接至该低通滤波器与该资料式样记忆体,可储存该新计数値,根据该资料式样送出对应之该选择计数値;以及一位阶调整器,耦接至该低通滤波器,可根据该位阶调整控制信号以调整该选择位阶信号,而得到该新参考位阶。8.如申请专利范围第5项所述之光碟机中具有最大可能性数据侦测电路之数据读出系统,其中该滤波器更包括:一类比分割器,耦接至信号重制装置,可将该射频信号转换为一分割位阶信号,并产生对应于该射频信号在零点之该方波信号;一低频类比数位转换器,耦接至该类比分割器,可根据该低频时脉信号,将该分割位阶信号转换为一低频数位信号;以及一减法器,耦接至该低频类比数位转换器,可将该数位信号与该低频数位信号做减法运算,以得到该滤波数位信号。9.一种光碟机中具有最大可能性数据侦测电路之数据读出系统,其系统可具有一Viterbi解码器与一调适参考位阶调整器,该Viterbi解码器根据一参考位阶将一数位信号做运算、比较、选择及解码,以得到一解码信号,该调适参考位阶调整器耦接至该Viterbi解码器,将该数位信号与该解码信号做比较,以得到该参考位阶,该调适参考位阶调整器包括:一延迟路径单元,耦接至该Viterbi解码器,可持该数位信号做延迟,以得到一延迟数位信号;一资料式样记忆体,耦接至该Vitrerbi解码器,可根据该解码信号送出对应之一资料式样;一参考位阶记忆体,耦接至该资料式样记忆体,将储存在该参考位阶记忆体的所有之该参考位阶送至该Viterbi解码器,接收一新参考位阶来更新对应于该新参考位阶之该参考位阶,送出对应于该资料式样之该参考位阶以作为一选择位阶信号;一参考比较器,耦接至该延迟路径单元,可将该延迟数位信号与该选择位阶信号做比较,以得到一计数控制信号;一低通滤波器,耦接至该参考比较器,接收一选择计数値,可根据该计数控制信号来做向上/向下计数该选择计数値,以得到一新计数値与一位阶调整控制信号;一参考计数记忆体,耦接至该低通滤波器与该资料式样记忆体,可储存该新计数値,根据该资料式样送出对应之该选择计数値;以及一位阶调整器,耦接至该低通滤波器,可根据该位阶调整控制信号以调整该选择位阶信号,而得到该所参考位阶。10.如申请专利范围第9项所述之光碟机中具有最大可能性数据侦测电路之数据读出系统,其中该Viterbi解码器更包括:一Branch metric单元,可根据该参考位阶将该数位信号做运算,以得到一branch metric値,当该数位信号超过一最大参考位阶与一最小参考位阶的范围时,则该branch metric値设定为0;一加-比较-选择单元,耦接至该Branch metric单元,可将该branch metric値累加至一格状图中复数个路径之一path metric値,比较出该些路径所累加之最小之该path metric値,并选择最小之该path metric値的路径以成为一残留路径;以及一路径记忆体单元,耦接至该加-比较-选择单元,可依据该残留路径寻找一合并点,根据该合并点对该残留路径进行解码以得到该解码信号。11.一种光碟机中具有最大可能性数据侦测电路之数据读出系统,其系统具有一Viterbi解码器,该Viterbi解码器具有一加-比较-选择单元,该加-比较-选择单元包括:复数个第一加-比较-选择单元,可计算一branch metric値与一path metric値,以得到一计算path metric値,接收一重置信号重置该些第一加-比较-选择单元的状态,接收一标准化信号以设定该计算path metric値之位元;复数个第二加-比较-选择单元,耦接至该些第一加-比较-选择单元,可计算该branch metric値、该pathmetric値与该计算path metric値,以得到一新计算pathmetric値与一比较信号,接收该重置信号重置该些第二加-比较-选择单元的状态,接收该标准化信号以设定该新计算path metric値之位元;一逻辑闸,耦接至该些第一加-比较-选择单元与该些第二加-比较-选择单元,可判断该些第一加-比较-选择单元之该计算path metric値与该些第二加-比较-选择单元之该新计算path metric値之位元,以送出一逻辑判断信号;以及一正反器,耦接至该逻辑闸,接收该逻辑判断信号,延迟一段时间后送出该标准化信号;其中,该些第一加-比较-选择单元与该些第二加-比较-选择单元进行加、比较与选择运算而产生溢位的情况,在该些第一加-比较-选择单元之该计算pathmetric値与该些第二加-比较-选择单元之该新计算path metric値之位元为'1'时,而该逻辑闸的判断与该正反器送出该标准化信号,来使产生溢位情况之该些第一加-比较-选择单元之该计算path metric値与该些第二加-比较-选择单元之该新计算path metric値之最高连续的数个位元保持为'1'。12.如申请专利范围第11项所述之光碟机中具有最大可能性数据侦测电路之数据读出系统,其中该些第一加-比较-选择单元的每一个第一加-比较-选择单元更包括:一加法器,可将该branch metric値与该path metric値做加法运算,以得到一加总path metric値;一第一及闸,具有一正相输入端、一反相输入端与一输出端,该正相输入端接收该加总path metric値之最高位元的数据,该反相输入端接收该标准化信号,判断其最高位元的数据与该标准化信号的情况,在该输出端输出一第一及闸信号;一第一D型正反器,具有一输入端、一设定端、一重置端与该输出端,在该输入端接收该第一及闸信号,在延迟一段时间后,由该输出端输出该计算pathmetric値之最高位元的数据,在该设定端接收一第一设定信号,以设定该计算path metric値之最高位元的数据,在该重置端接收该重置信号,以重置该计算path metric値之最高位元的数据;一第二及闸,具有该正相输入端、该反相输入端与该输出端,该正相输入端接收该计算path metric値之最高位元的数据,该反相输入端接收该标准化信号,判断其最高位元的数据与该标准化信号的情况,在该输出端输出该第一设定信号;复数个及闸,该些及闸的每一个及闸皆具有一第一输入、一第二输入端与该输出端,该些及闸的第一个及闸之该第一输入端接收该计算path metric値之最高位元的数据,第一个及闸之该第二输入端接收该计算path metric値之第二高位元的数据,判断其最高位元的数据与第二高位元的数据,在第一个及闸之该输出端输出一第二设定信号,以此类推,该些及闸的最后一个及闸之该第一输入端接收该计算path metric値之第二低位元的数据,最后一个及闸之该第二输入端接收该计算path metric値之最低位元的数据,判断其第二低位元的数据与最低位元的数据,在最后一个及闸之该输出端输出一最低位元设定信号;以及复数个D型正反器,该些D型正反器的每一个D型正反器皆具有该输入端、该设定端、该重置端与该输出端,在该些D型正反器的第一个D型正反器之该输入端接收该加总path metric値的第二高位元的数据,在延迟一段时间后,由第一个D型正反器之该输出端输出该计算path metric値的第二高位元的数据,在第一个D型正反器之该设定端接收该第二设定信号,以设定该计算path metric値之第二高位元的数据,在第一个D型正反器之该重置端接收该重置信号,以重置该计算path metric値的第二高位元的数据,以此类推,在该些D型正反器的最后一个D型正反器之该输入端接收该加总path metric値的最低位元的数据,在延迟一段时间后,由最后一个D型正反器之该输出端输出该计算path metric値的最低位元的数据,在最后一个D型正反器之该设定端接收该最低位元设定信号,以设定该计算path metric値之最低位元的数据,在最后一个D型正反器之该重置端接收该重置信号,以重置该计算path metric値的最低位元的数据。13.如申请专利范围第11项所述之光碟机中具有最大可能性数据侦测电路之数据读出系统,其中该些第二加-比较-选择单元的每一个第二加-比较-选择单元更包括:一第一加法器,可将该branch metric値与一第m次计算path metric値做加法运算,以得到一第一加总pathmetric値;一第二加法器,可持该branch metric値与一篇n次计算path metric値做加法运算,以得到一第二加总pathmetric値,;一比较器,可比较该第m次计算path metric値与该第n次计算path metric値的大小,以产生一比较结果信号;一多工器,接收该第一加总path metric値与该第二加总path metric値,并接收该比较结果信号以选择其中一値做为一选择path metric値;一第一及闸,具有一正相输入端、一反相输入端与一输出端,该正相输入端接收该选择path metric値之最高位元的数据,该反相输入端接收该标准化信号,判断最高位元的数据与该标准化信号的情况,在该输出端输出一第一及闸信号;一第一D型正反器,具有一输入端、一设定端、一重置端与该输出端,在该输入端接收该第一及闸信号,在延迟一段时间后,由该输出端输出该计算pathmetric値之最高位元的数据,在该设定端接收一第一设定信号,以设定该计算path metric値之最高位元的数据,在该重置端接收该重置信号,则重置该计算path metric値之最高位元的数据;一第二及闸,具有该正相输入端、该反相输入端与该输出端,该正相输入端接收该计算path metric値之最高位元的数据,该反相输入端接收该标准化信号,判断最高位元的数据与该标准化信号的情况,在该输出端输出该第一设定信号;复数个及闸,该些及闸的每一个及闸皆具有一第一输入、一第二输入端与该输出端,该些及闸的第一个及闸之该第一输入端接收该计算path metric値之最高位元的数据,第一个及闸之该第二输入端接收该计算path metric値之第二高位元的数据,判断其最高位元的数据与第二高位元的数据,在第一个及闸之该输出端输出一第二设定信号,以此类推,该些及闸的最后一个及闸之该第一输入端接收该计算path metric値之第二低位元的数据,最后一个及闸之该第二输入端接收该计算path metric値之最低位元的数据,判断其第二低位元的数据与最低位元的数据,在最后一个及闸之该输出端输出一最低位元信号;以及复数个D型正反器,该些D型正反器的每一个D型正反器皆具有该输入端、该设定端、该重置端与该输出端,在该些D型正反器的第一个D型正反器之该输入端接收该选择path metric値的第二高位元的数据,在延迟一段时间后,由第一个D型正反器之该输出端输出该计算path metric値的第二高位元的数据,在第一个D型正反器之该设定端接收该第二设定信号,以设定该计算path metric値之第二高位元的数据,在第一个D型正反器之该重置端接收该重置信号,以重置该计算path metric値的第二高位元的数据,以此类推,在该些D型正反器的最后一个D型正反器之该输入端接收该选择path metric値的最低位元的数据,在延迟一段时间后,由最后一个D型正反器之该输出端输出该计算path metric値的最低位元的数据,在最后一个D型正反器之该设定端接收该最低位元设定信号,以设定该计算Path metric値之最低位元的数据,在最后一个D型正反器之该重置端接收该重置信号,以重置该计算path metric値的最低位元的数据;以及一第三D型正反器,具有该输入端与该输出端,在该输入端接收该比较结果信号,在延迟一段时间后,由该输出端输出该比较信号。14.一种光碟机中具有最大可能性数据侦测电路之数据读出系统,其系统可具有一Viterbi解码器,该Viterbi解码器包括:一Branch Metric单元,可根据一参考位阶将一数位信号做运算,以得到一branch metric値,当该数位信号超过一最大参考位阶与一最小参考位阶的范围时,则该branch metric値设定为0;一加-比较-选择单元,耦接至该Branch Metric单元,可将该branch metric値累加至一格状图中复数个路径之一path metric値,比较出该些路径所累加之最小之该path metric値,并选择最小之该path metric値的路径以成为一残留路径;以及一路径记忆体单元,耦接至该加-比较-选择单元,可依据该残留路径寻找一合并点,根据该合并点对该残留路径进行解码以得到该解码信号。图式简单说明:第1图绘示习知光碟机之数据读出系统方块图;第2图绘示习知另一种光碟机之数据读出系统方块图;第3图绘示习知Viterbi解码器方块图;第4图绘示习知转移参考测量方块图;第5图绘示本发明光碟机之数据读出系统方块图;第6图绘示Viterbi解码侦测系统方块图;第7图绘示频道位元的格状图;第8图绘示ACS单元的方块图;第9A图绘示第8图中ACS_A之方块图;第9B图绘示第8图中ACS_B之方块图;第10图绘示本发明另一种光碟机之数据读出系统方块图;第11图绘示第10图中增加串列转并列转换器之方块图。
地址 新竹科学工业园区新竹县创新一路十三号