摘要 |
本发明揭示一种具有可程式化逻辑胞之电子电路,各逻辑胞具有复数个可程式化逻辑单元,该等可程式化逻辑单元可配置成在一多位元运算元模式及一随机逻辑模式中进行操作。该等可程式化逻辑单元系耦合平行于一输入电路与一输出电路之间。在随机逻辑模式中,该输入电路系配置成从逻辑输入的相同组合提供逻辑输入信号至该等可程式化逻辑单元。在多位元运算元处理模式中,该输入电路系配置成从逻辑输入的不同输入中提供逻辑输入信号至该等可程式化逻辑单元。至少在多位元运算元模式中,该等可程式化逻辑单元系耦合至沿着一进位链的连续位置,以处理来自于该进位链的进位信号。在随机逻辑模式中,输出电路在其他输入信号的控制下从该等可程式化逻辑单元选择一输出信号;并且在多位元运算元模式中,该输出电路从该等可程式化逻辑单元平行传送输出。 |