发明名称 快速稳定锁定的PLL
摘要 本实用新型公开了一种快速稳定锁定的PLL,包括鉴相器、脉宽检测电路、电荷泵、压控振荡器以及分频器,鉴相器的输入端接输入时钟和来自于分频器的反馈时钟,鉴相器的输出端输出up信号和dn信号,并通过脉宽检测电路与电荷泵的控制端相连,电荷泵输出压控振荡器的压控电压vcon,压控振荡器输出输出时钟,并反馈给分频器。本实用新型脉宽检测电路检测up和dn的脉宽,当脉宽达到固定延迟值时,P0晶体管和N0晶体管导通,充放电电流I=I1+I2,充放电速度很快,保证了PLL的锁定速度很快。随着vcon的上升,反馈时钟和输入时钟的相位差减小。当鉴相器的输出up和dn的脉宽小于固定延迟值时,P0晶体管和N0晶体管关闭,充放电电流I=I1,充放电速度变慢,保证了vcon上的过冲电压很小。
申请公布号 CN205811989U 申请公布日期 2016.12.14
申请号 CN201620756164.1 申请日期 2016.07.18
申请人 西安紫光国芯半导体有限公司 发明人 刘成
分类号 H03L7/085(2006.01)I;H03L7/18(2006.01)I 主分类号 H03L7/085(2006.01)I
代理机构 西安通大专利代理有限责任公司 61200 代理人 徐文权
主权项 快速稳定锁定的PLL,其特征在于,包括鉴相器、脉宽检测电路、电荷泵、压控振荡器以及分频器,鉴相器的输入端接输入时钟和来自于分频器的反馈时钟,鉴相器的输出端输出up信号和dn信号,并通过脉宽检测电路与电荷泵的控制端相连,电荷泵输出压控振荡器的压控电压vcon,压控振荡器输出输出时钟,并反馈给分频器。
地址 710075 陕西省西安市高新6路38号腾飞创新中心A座4层