发明名称 一种基于国产BMC芯片的SM4算法IP核的设计方法
摘要 本发明公开了一种基于国产BMC芯片的SM4算法IP核的设计方法,所述方法在密码算法选择上采用SM4对称密码算法,具体设计采用硬件描述语言Verilog设计实现了SM4算法,并封装成硬件IP核集成到国产BMC芯片中,IP核的接口采用符合ARM的AMBA总线接口规范的形式,把SM4算法IP核通过AMBA总线连接到国产BMC芯片中的ARM处理器上。本发明采用该SM4算法IP核速度快,安全性高,可以满足BMC的IPMI、SSL等协议对密码算法的需求,集成度高,有效利用了BMC芯片的硬件逻辑资源,节省了硬件成本和主板的额外开销,满足了可信计算技术中信任链建立的要求,有效弥补了TCM模块自身的局限性。
申请公布号 CN106228088A 申请公布日期 2016.12.14
申请号 CN201610655075.2 申请日期 2016.08.11
申请人 浪潮电子信息产业股份有限公司 发明人 苏振宇
分类号 G06F21/72(2013.01)I 主分类号 G06F21/72(2013.01)I
代理机构 济南信达专利事务所有限公司 37100 代理人 张靖
主权项 一种基于国产BMC芯片的SM4算法IP核的设计方法,其特征在于,所述方法在密码算法选择上采用SM4对称密码算法,具体设计采用硬件描述语言Verilog设计实现了SM4算法,并封装成硬件IP核集成到国产BMC芯片中,IP核的接口采用符合ARM的AMBA总线接口规范的形式,把SM4算法IP核通过AMBA总线连接到国产BMC芯片中的ARM处理器上。
地址 250101 山东省济南市高新区浪潮路1036号