发明名称 多通道数字信号处理平台
摘要 本实用新型提供了一种多通道数字信号处理平台,ADC将模拟中频信号转换为数字中频信号,FPGA将数字中频信号通过DAC输出,DSP从FLASH中读取程序对FPGA进行配置;DSP将晶体振荡器提供的时钟信号送往FPGA,产生时钟信号;FPGA解码产生的授时信号经由时延控制电路进行延迟后传送至时差测量电路,时差测量电路对延迟后的授时信号和外部参考信号进行时间间隔测量,FPGA电路根据时间间隔测量值的对时延控制电路进行调整,完成授时信号与外部参考信号的精确同步。本实用新型不仅可用于实现多路不同编码结构的中频模拟信号的抽样、量化,以及数字信号的解调处理,同时还具备了时差测量和时延控制功能。
申请公布号 CN206060731U 申请公布日期 2017.03.29
申请号 CN201621045122.3 申请日期 2016.09.09
申请人 中国科学院国家授时中心 发明人 邢燕;陈颖鸣;胡永辉;赵爱萍
分类号 H04B1/00(2006.01)I 主分类号 H04B1/00(2006.01)I
代理机构 西北工业大学专利中心 61204 代理人 顾潮琪
主权项 一种多通道数字信号处理平台,包括ADC电路、DAC电路、FPGA电路、DSP电路、时差测量电路和时延控制电路,其特征在于:所述的ADC电路将下变频器输出的模拟中频信号转换为数字中频信号,送往FPGA电路;所述的FPGA电路同时与DAC电路、DSP电路、SDRAM电路、MAX3232电路、FPGA_IO输出接口电路、时差测量电路和时延控制电路相连接,FPGA电路将产生的数字中频信号送往DAC电路进行数/模转换并输出,DSP电路通过EMIF接口与FPGA电路之间进行数据交互,FPGA电路的实时处理数据存储在SDRAM电路中,FPGA通过MAX3232电路和FPGA_IO输出接口电路实现与外部用户的数据交换;所述的DSP电路与FPGA电路、FLASH电路和晶体振荡器相连接,FLASH电路中存储DSP电路的上电启动程序,同时DSP电路充当配置FPGA电路的主处理器,从FLASH电路中读取FPGA电路的配置程序,对FPGA电路进行配置;晶体振荡器为DSP电路提供40MHz的时钟信号,DSP电路将时钟信号送往FPGA电路,并由FPGA电路倍频或分频产生系统工作所需的时钟信号;FPGA电路解码产生的授时信号经由时延控制电路进行延迟后传送至时差测量电路,时差测量电路对延迟后的授时信号和外部参考信号进行时间间隔测量,FPGA电路根据时间间隔测量值的对时延控制电路进行调整,完成授时信号与外部参考信号的精确同步。
地址 710600 陕西省西安市临潼区书院东路3号