发明名称 差動増幅器
摘要 【課題】CMRR特性の入力抵抗ミスマッチの影響を軽減できる差動増幅器を提供する。【解決手段】第1入力信号及び第2入力信号を、第1出力信号及び第2出力信号に差動増幅する差動増幅器であって、第1入力信号及び第2入力信号の同相信号、又は第1出力信号及び第2出力信号の同相信号を検出する同相信号検出部(ブロック5)と、同相信号の基準となる基準電圧(信号6)を生成する基準電圧生成部(ブロック6)と、同相信号を基準として、第1入力信号を第1出力信号に増幅する第1増幅部(ブロック3)と、同相信号を基準として、第2入力信号を第2出力信号に増幅する第2増幅部(ブロック4)とを備える。同相信号検出部は、第1増幅部と第2増幅部との間に接続された第1分圧素子R5及び第2分圧素子R6と、一端が第1分圧素子と第2分圧素子との間の接続ノードに接続され、他端が基準電圧生成部に接続される第1出力抵抗R7とを有する。【選択図】図2
申请公布号 JP2017046216(A) 申请公布日期 2017.03.02
申请号 JP20150167941 申请日期 2015.08.27
申请人 旭化成エレクトロニクス株式会社 发明人 藤野 路子;松岡 大輔
分类号 H03F3/45 主分类号 H03F3/45
代理机构 代理人
主权项
地址