发明名称 一种基于能量估算模型的降低处理器漏电功耗方法
摘要 本发明涉及一种基于能量估算模型的降低处理器漏电功耗方法,包括下列步骤:判断电路目前所处的状态;根据电路现在的状态计算应用power‑gating技术消耗的能量E<sub>with_tech</sub>和不利用power‑gating技术时消耗的能量E<sub>without_tech</sub>;求最小空闲时间;若设备空闲时间大于M.I.T,则利用power‑gating技术关断。本发明可以减小漏电功耗对处理器工作性能的影响,提高ILP处理器中硬件资源的利用率。
申请公布号 CN106445062A 申请公布日期 2017.02.22
申请号 CN201610585790.3 申请日期 2016.07.21
申请人 天津大学 发明人 梁煜;佟玉凤;张为
分类号 G06F1/32(2006.01)I 主分类号 G06F1/32(2006.01)I
代理机构 天津市北洋有限责任专利代理事务所 12201 代理人 程毓英
主权项 一种基于能量估算模型的降低处理器漏电功耗方法,包括下列步骤:(1)判断电路目前所处的状态为激活模式,待机模式还是睡眠模式;(2)根据电路现在的状态计算应用power‑gating技术消耗的能量E<sub>with_tech</sub>和不利用power‑gating技术时消耗的能量E<sub>without_tech</sub>;(3)求最小空闲时间<img file="FDA0001056075310000011.GIF" wi="747" he="133" />其中E<sub>s‑i</sub>和E<sub>i‑s</sub>分别为由待机模式转换为睡眠模式和由睡眠模式转换为待机模式,状态转换过程中消耗的额外能量,P<sub>i</sub>和P<sub>s</sub>分别为睡眠模式和待机模式消耗的功耗,T<sub>s‑i</sub>和T<sub>i‑s</sub>分别为由待机模式转换为睡眠模式和由睡眠模式转换为待机模式,状态转换过程中延迟的时间;(4)若设备空闲时间大于M.I.T,则利用power‑gating技术关断。
地址 300072 天津市南开区卫津路92号