发明名称 一种以太网数据和E1数据的转换与级联的FPGA实现方法
摘要 本发明提供一种以太网数据和E1数据转换和级联的FPGA实现方法,具体是一种以太网和E1的数据转化以及利用E1时隙来进行级联的FPGA实现方法。将FPGA内部分为4个模块,分别为以太网接收、E1发送、E1接收、以太网发送4个模块,并利用HDLC协议将以太网数据和E1数据进行相互转化,并利用E1的不同时隙来完成级联功能。本发明实现了采用一台主机远程操控多台设备的功能,一台主机最多可操作31台设备。
申请公布号 CN103841009B 申请公布日期 2017.02.15
申请号 CN201410092138.9 申请日期 2014.03.13
申请人 武汉虹信通信技术有限责任公司 发明人 明轩
分类号 H04L12/64(2006.01)I 主分类号 H04L12/64(2006.01)I
代理机构 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 代理人 薛玲
主权项 一种以太网数据和E1数据的转换与级联的FPGA实现方法,其特征在于:在FPGA内部分为4个模块,包括以太网接收模块、E1发送模块、E1接收模块和以太网发送模块;E1芯片包括两个端口,分别为上行端口、下行端口;连接在一起的以太网接收模块和E1发送模块为上行链路,连接在一起的E1接收模块和以太网发送模块为下行链路,以太网接收模块、以太网发送模块均与以太网芯片连接,E1发送模块、E1接收模块均与E1芯片中的上行端口、下行端口连接;步骤1、以太网接收模块将以太网数据进行HDLC协议的转换;处理以太网芯片发送出来的4位数据,去掉以太网数据的8字节帧头和4字节FCS校验位,对其余的4位数据进行并串转换;步骤2、E1发送模块将经过HDLC协议转换过的帧进行E1的组帧,然后输出给E1芯片中的上行端口和下行端口,E1芯片接收到上行端口和下行端口发送的数据后,将两路E1帧结构的数据进行处理,再分别从两路E1端口输出;步骤3、E1接收模块对E1芯片发送过来的两路数据进行E1帧头的帧同步检测,去掉E1帧头,得到两路HDLC帧,两路HDLC帧合路后发送给以太网发送模块;步骤4、以太网发送模块将HDLC帧解帧,然后重新组成以太网帧,发送给以太网芯片。
地址 430073 湖北省武汉市东湖高新技术开发区东信路5号
您可能感兴趣的专利