发明名称 基于FPGA的多通道视频信号LVDS串行化实现装置及方法
摘要 本发明涉及一种基于FPGA的多通道视频信号LVDS串行化实现装置及方法,其中,该装置包括视频信号位编码单元、位映射单元以及高速串行单元;视频信号位编码单元用于将原始并行视频数据信号的每一位进行编码;位映射单元用于将所述原始并行视频数据位映射到串行序列;高速串行单元用于将已重定义、数据位封装的串行序列数据通过高速串行发送通道传输出去。本发明通过将原始并行视频数据信号的每一位进行编码,并将所述原始并行视频数据位映射到串行序列,以将已重定义、数据位封装的串行序列数据通过高速串行发送通道传输出去,可以适应在线可编程要求,提高视频传输带宽。
申请公布号 CN106341639A 申请公布日期 2017.01.18
申请号 CN201610780914.3 申请日期 2016.08.30
申请人 德为显示科技股份有限公司 发明人 张斌
分类号 H04N7/01(2006.01)I;G09G3/36(2006.01)I 主分类号 H04N7/01(2006.01)I
代理机构 北京路浩知识产权代理有限公司 11002 代理人 李相雨
主权项 一种基于FPGA的多通道视频信号LVDS串行化实现装置,其特征在于,包括视频信号位编码单元、位映射单元以及高速串行单元;所述视频信号位编码单元用于将原始并行视频数据信号的每一位进行编码;所述位映射单元用于将所述原始并行视频数据位映射到串行序列,以获取串行序列数据;所述高速串行单元用于将已重定义、数据位封装的串行序列数据通过高速串行发送通道传输出去。
地址 100176 北京市大兴区北京经济技术开发区科创十三街12号院4号楼3层
您可能感兴趣的专利