发明名称 一种用于高压DC-DC电路中的使能启动电路
摘要 本发明公开一种用于高压DC‑DC电路中的使能启动电路,本发明利用第一NMOS管的阈值电压作为第一阈值,当使能比较器的EN脚的电压低于第一NMOS管的阈值电压时,关闭整个系统,这样系统的关断电流就为零,当EN脚的电压高于的阈值第一NMOS管电压时,启动一个环路,该环路可以提供一个启动电源供给带隙基准电路,带隙基准电路启动之后就可以提供一个精准的参考电压给使能比较器,这样使能比较器就可以监测EN脚的电压,当EN脚的电压大于该使能阈值电压时,就启动后续的整个DC‑DC系统,实现精准使能阈值的功能;同时上述环路可以控制施加到第一NMOS管栅极的电压,因而可以控制其偏置电流,进而控制使能启动电路的工作电流,使之恒定,且不随输入电压EN脚电压的变化而变化。
申请公布号 CN103762838B 申请公布日期 2017.01.11
申请号 CN201410014358.X 申请日期 2014.01.13
申请人 帝奥微电子有限公司 发明人 秦松
分类号 H02M1/36(2007.01)I 主分类号 H02M1/36(2007.01)I
代理机构 上海宏威知识产权代理有限公司 31250 代理人 金利琴
主权项 一种用于高压DC‑DC电路中的使能启动电路,其特征在于:一比较器的正向输入端通过第一电阻R1施加到第一NMOS管的栅极,该NMOS管的漏极依次通过源极相连接的第一PMOS管和第二PMOS管后连接到带隙基准电路的输入端,该带隙基准电路输出一参考电压到所述比较器的反向输入端;所述第一电阻连接第二NMOS管的漏极,该第二NMOS管的源极通过第二电阻连接到带隙基准电路的第三端,该第一NMOS管的源极通过第三电阻连接所述带隙基准电路的第三端,所述第二PMOS管的漏极依次连接第三PMOS管的源极、第三NMOS管、第四NMOS管、第五NMOS管后,该第五NMOS管的源极连接所述该带隙基准电路的第三端,其中第三PMOS管的漏极与第三NMOS管的漏极相连接,该第三NMOS管的源极与该第四NMOS管的漏极相连接,该第四NMOS管的源极与该第五NMOS管的漏极相连接;所述第二PMOS管的漏极连接第四PMOS管的源极,该第四PMOS管的漏极连接到所述第二NMOS管的栅极,且该第四PMOS管的漏极通过一恒流源连接到所述带隙基准电路的第三端,该第四PMOS管的栅极与所述第三PMOS管的栅极相连接;以上所述第一PMOS管、第三PMOS管、第三NMOS管、第四NMOS管、第五NMOS管的栅极和漏极相连接。
地址 201103 上海市闵行区合川路2679号虹桥国际商务广场2号楼603单元
您可能感兴趣的专利