发明名称 |
测试工装的数字输入输出口扩容装置 |
摘要 |
本发明提供了一种测试工装的数字输入输出口扩容装置,包括译码器、总线收发器、上行锁存器;各上行锁存器的输入端分别与下位机连接,各总线收发器的输入端分别与一个上行锁存器的输出端连接,各总线收发器的输出端并联并与数据采集卡连接;数据采集卡通过输入输出线分别与译码器的输入端和总线收发器的输出端连接;译码器的输出端与各总线收发器的使能端一一对应连接;译码器的地址控制所有总线收发器在同一时刻至多仅有一个总线收发器能被导通。本发明的测试工装的数字输入输出口扩容装置可以扩展数据采集卡的输入输出线的数量使其满足下位机的传输线的需要。 |
申请公布号 |
CN106125720A |
申请公布日期 |
2016.11.16 |
申请号 |
CN201610727408.8 |
申请日期 |
2016.08.25 |
申请人 |
北京交大思诺科技股份有限公司 |
发明人 |
王永和;孔湘洁 |
分类号 |
G05B23/02(2006.01)I |
主分类号 |
G05B23/02(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种测试工装的数字输入输出口扩容装置,包括译码器、多个总线收发器、多个上行锁存器;各上行锁存器的输入端分别与下位机连接,各总线收发器的输入端分别与一个上行锁存器的输出端连接,各总线收发器的输出端并联并与数据采集卡连接;数据采集卡通过输入输出线分别与译码器的输入端和总线收发器的输出端连接;数据采集卡与译码器输入端连接的输入输出线称为地址线,数据采集卡与总线收发器的输出端连接的输入输出线称为数据线;译码器的至少一部分输出端与各总线收发器的使能端一一对应连接;译码器能将其输入端的M条地址线译码为其输出端的2<sup>M</sup>位地址,且使得所述2<sup>M</sup>位地址中有且仅有一位地址为低电平,控制所有总线收发器在同一时刻至多仅有一个总线收发器能被导通。 |
地址 |
100081 北京市海淀区大柳树富海中心2号楼1303室 |