发明名称 高增益扩频实时捕获的装置及方法
摘要 本发明提出了一种高增益扩频实时捕获的装置及方法,用于解决现有技术存在的在低信噪比下隐蔽通信或突发通信中的实时捕获资源消耗过大和高增益高速率时不能实现的技术问题,捕获装置包括移位寄存器、解扩模块、多个RAM、顺序调整模块、符号调整模块、并行FFT运算及取模值模块、选择最大值模块、第一伪码PN<sub>1</sub>码片同步判决模块、频偏纠正模块和同步确认模块;捕获方法包括:产生发射同步信息和同步确认信息;对接收信息样点进行一次解扩;存储一次解扩值再并行输出;对并行输出的一次解扩值进行顺序和符号调整;再进行并行FFT及求模运算;并根据并行FFT输出模值的最大模值来控制同步确认;根据同步确认的结果判断是否捕获完成。
申请公布号 CN106130603A 申请公布日期 2016.11.16
申请号 CN201610435806.2 申请日期 2016.06.17
申请人 西安电子科技大学 发明人 孙永军;周昶;赵朋俊;王倩;董文欣
分类号 H04B1/7075(2011.01)I 主分类号 H04B1/7075(2011.01)I
代理机构 陕西电子工业专利中心 61205 代理人 韦全生;王品华
主权项 一种高增扩频实时捕获的装置,包括移位寄存器、解扩模块、多个RAM、并行FFT运算及取模值模块和选择最大值模块,其中:移位寄存器,用于连续存储单个信号样点数据并在存储时并行输出原有的样点值数据;解扩模块,用于实现移位寄存器的输出与本地伪码的并行相关;多个RAM并行排列,用于存储解扩模块的输出,并对存储的解扩模块的输出并行输出;并行FFT运算及取模值模块,用于对解扩模块输出的解扩值进行并行FFT运算,并对运算结果求模;选择最大值模块,用于选出并行FFT运算及取模值模块的输出的最大值,并记录该最大值的位置信息;其特征在于,所述移位寄存器,其深度与第二伪码PN<sub>2</sub>的长度相等;所述解扩模块存储的本地伪码为第二伪码PN<sub>2</sub>;所述多个RAM,其个数和第一伪码PN<sub>1</sub>的长度相等,单个RAM的容量与第二伪码PN<sub>2</sub>的长度相等,其后依次连接有顺序调整模块和符号调整模块,用于对多个RAM的输出依次进行顺序调整和符号调整;所述选择最大值模块,其后连有第一伪码PN<sub>1</sub>码片同步判决模块,用于对其后连接的频偏纠正模块和同步确认模块进行控制,其中频偏纠正模块,用于连续对接收的单个信号样点数据进行频偏纠正;同步确认模块,用于实现对频偏纠正模块的输出与第三伪码PN<sub>3</sub>的串行相关,并对相关结果进行判断。
地址 710071 陕西省西安市太白南路2号