发明名称 一种基于FPGA的多DSP处理器系统
摘要 本发明公开了一种基于FPGA的多DSP处理器系统,包括外壳,所述外壳内设置有DSP处理板,DSP处理板包括电源模块、DSP模块、时钟模块、FPGA模块和CPCI桥模块,电源模块为其它各模块供电,时钟模块为DSP模块提供时钟信号,DSP模块包括8块DSP芯片,每4块DSP芯片为一个DSP簇,每个DSP簇内的4块DSP芯片采用LINK口环形连接,DSP芯片的其它LINK口及外部总线连接FPGA模块,DSP簇之间经FPGA模块采用LINK口及总线进行连接,CPCI桥模块与FPGA模块连接。本发明具有处理大规模数据的能力,能够实现模块化、标准化设计,提高其通用性。
申请公布号 CN106066844A 申请公布日期 2016.11.02
申请号 CN201610606195.3 申请日期 2016.07.29
申请人 四川赛狄信息技术有限公司 发明人 肖红;何凤义;赖坤全;江伟
分类号 G06F15/173(2006.01)I 主分类号 G06F15/173(2006.01)I
代理机构 代理人
主权项 一种基于FPGA的多DSP处理器系统,其特征在于:包括外壳,所述外壳内设置有DSP处理板,所述DSP处理板包括电源模块、DSP模块、时钟模块、FPGA模块和CPCI桥模块,所述电源模块为其它各模块供电,所述时钟模块为DSP模块提供时钟信号,所述DSP模块包括8块DSP芯片,每4块DSP芯片为一个DSP簇,每个所述DSP簇内的4块DSP芯片采用LINK口环形连接,DSP芯片的其它LINK口及外部总线连接FPGA模块,所述DSP簇之间经FPGA模块采用LINK口及总线进行连接,所述CPCI桥模块与FPGA模块连接。
地址 610000 四川省成都市高新区西区新创路2号