发明名称 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
摘要 本发明实施例提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,涉及显示技术领域,能够降低处于非工作状态的移位寄存器输出端和内部节点的噪声。该移位寄存器单元包括上拉控制模块在信号输入端的控制下将信号输入端的信号输出至上拉节点;上拉模块在上拉节点的控制下将第一时钟信号输入端的第一时钟信号输出至信号输出端;下拉控制模块在第二时钟信号输入端和上拉节点的控制下将下拉节点的电位下拉至第一电压端的电位;降噪模块在下拉节点的控制下分别将上拉节点和信号输出端的电位下拉至第一电压端的电位;复位模块在复位信号端的控制下分别将上拉节点和信号输出端的电位下拉至第一电压端的电位。
申请公布号 CN106057147A 申请公布日期 2016.10.26
申请号 CN201610494421.3 申请日期 2016.06.28
申请人 京东方科技集团股份有限公司;合肥京东方光电科技有限公司 发明人 邵贤杰;陈俊生
分类号 G09G3/36(2006.01)I;G11C19/28(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种移位寄存器单元,其特征在于,包括上拉控制模块、上拉模块、下拉控制模块、降噪模块以及复位模块;所述上拉控制模块连接信号输入端和上拉节点,用于在所述信号输入端的控制下,将所述信号输入端的信号输出至所述上拉节点;所述上拉模块连接所述上拉节点、第一时钟信号输入端以及信号输出端,用于在所述上拉节点的控制下,将所述第一时钟信号输入端的第一时钟信号输出至所述信号输出端;所述下拉控制模块连接第二时钟信号输入端、下拉节点以及第一电压端,用于在所述第二时钟信号输入端和上拉节点的控制下,将所述下拉节点的电位下拉至所述第一电压端的电位;所述降噪模块连接所述下拉节点、所述上拉节点、所述信号输出端以及所述第一电压端,用于在所述下拉节点的控制下,分别将所述上拉节点和所述信号输出端的电位下拉至所述第一电压端的电位;所述复位模块连接复位信号端、所述上拉节点、所述信号输出端以及所述第一电压端,用于在所述复位信号端的控制下,分别将所述上拉节点和所述信号输出端的电位下拉至所述第一电压端的电位。
地址 100015 北京市朝阳区酒仙桥路10号