发明名称 | 一种直接内存存取DMA控制器及数据传输的方法 | ||
摘要 | 本发明实施例公开了一种DMA控制器及数据传输的方法,DMA控制器包括:被动传输单元、主动传输单元、DMA调度单元和PCIe单元,其中,被动传输单元,用于根据CPU配置的传输参数完成由CPU发起的外部芯片与CPU之间的数据上送和下发操作;主动传输单元,用于通过CPU在内存中设置的包括至少一个缓存描述BD项的BD表及数据缓存空间完成由外部芯片发起的外部芯片与CPU之间的数据上送和下发操作;DMA调度单元,用于通过仲裁的方式避免外部芯片与CPU之间的数据上送和下发操作所引起的竞争;PCIe单元,用于为CPU和所述DMA控制器之间的信息交互提供PCIe接口。 | ||
申请公布号 | CN105988953A | 申请公布日期 | 2016.10.05 |
申请号 | CN201510074087.1 | 申请日期 | 2015.02.12 |
申请人 | 深圳市中兴微电子技术有限公司 | 发明人 | 牟崧友;安康;王志忠;刘衡祁 |
分类号 | G06F13/28(2006.01)I | 主分类号 | G06F13/28(2006.01)I |
代理机构 | 北京派特恩知识产权代理有限公司 11270 | 代理人 | 张振伟;张颖玲 |
主权项 | 一种直接内存存取DMA控制器,其特征在于,所述DMA控制器包括:被动传输单元、主动传输单元、DMA调度单元和快捷外部设备互连PCIe单元,其中,所述被动传输单元,用于根据中央处理器CPU配置的传输参数完成由所述CPU发起的所述外部芯片与所述CPU之间的数据上送和下发操作;所述主动传输单元,用于通过所述CPU在内存中设置的包括至少一个缓存描述BD项的BD表及数据缓存空间完成由外部芯片发起的所述外部芯片与所述CPU之间的数据上送和下发操作;所述DMA调度单元,用于通过仲裁的方式避免所述外部芯片与所述CPU之间的数据上送和下发操作所引起的竞争;所述PCIe单元,用于为所述CPU和所述DMA控制器之间的信息交互提供PCIe接口。 | ||
地址 | 518085 广东省深圳市盐田区大梅沙1号厂房 |