发明名称 触发器、移位寄存器、显示面板以及显示装置
摘要 本发明的触发器电路(11a)包括:输入晶体管(Tr19),该输入晶体管(Tr19)的栅极端子与SB端子相连,源极端子与RB端子相连,漏极端子与第1及第2CMOS电路相连;电源(VSS),该电源(VSS)与第1或第2CMOS电路相连,并在SB信号变为激活时与RB端子相连;以及调整电路(RC)。由此,能够实现触发器及使用该触发器的移位寄存器的小型化,而不会产生误动作。
申请公布号 CN103609021B 申请公布日期 2016.09.21
申请号 CN201280029521.9 申请日期 2012.06.25
申请人 夏普株式会社 发明人 古田成;村上祐一郎;横山真;业天诚二郎
分类号 H03K3/356(2006.01)I 主分类号 H03K3/356(2006.01)I
代理机构 上海专利商标事务所有限公司 31100 代理人 张鑫
主权项 一种触发器,所述触发器包括:第1CMOS电路,该第1CMOS电路中P沟道型的第1晶体管与N沟道型的第2晶体管的栅极端子之间及漏极端子之间互相连接;第2CMOS电路,该第2CMOS电路中P沟道型的第3晶体管与N沟道型的第4晶体管的栅极端子之间及漏极端子之间互相连接;多个输入端子;以及第1及第2输出端子,所述第1CMOS电路的栅极侧、所述第2CMOS电路的漏极侧与所述第1输出端子互相连接,并且,所述第1CMOS电路的漏极侧、所述第2CMOS电路的栅极侧与所述第2输出端子互相连接,其特征在于,所述触发器包括:输入晶体管,该输入晶体管的栅极端子与第1输入端子相连,源极端子与第2输入端子相连,漏极端子与所述第1CMOS电路及所述第2CMOS电路相连;电源,该电源与所述第1CMOS电路或所述第2CMOS电路相连,并在输入至所述第1输入端子的第1输入信号变为激活时,与所述第2输入端子进行电连接;以及对将所述第2输入端子与所述电源进行电连接时两者间的电位进行调整的电阻,当将所述第1晶体管~所述第4晶体管中与所述电源相连的晶体管、漏极端子与所述第1晶体管~所述第4晶体管中与所述电源相连的晶体管的漏极端子相连的所述输入晶体管、以及与所述第1晶体管~所述第4晶体管中与所述电源相连的晶体管及所述输入晶体管的漏极端子相连的所述第1或第2输出端子之间的连接点设为第1连接点时,所述电阻设置于所述电源与所述第1连接点之间。
地址 日本大阪府
您可能感兴趣的专利