发明名称 | 一种小型化宽带跳频雷达本振频率合成电路 | ||
摘要 | 本实用新型提供了一种小型化宽带跳频雷达本振频率合成电路,包括鉴相器[1],环路滤波器[2],压控振荡器[3],CPLD[4]和分频器[5],鉴相器[1]输出的鉴相误差经环路滤波器[2]加到压控振荡器[3],产生两路输出信号,一路为所述合成电路的最终输出信号,另一路进入分频器[5]分频,然后进入鉴相器[1]进行鉴相。本实用新型能大大缩小本振频率合成的体积,降低功耗和重量,同时满足雷达对本振信号的跳频间隔、跳频时间、相位噪声、杂散等指标要求。 | ||
申请公布号 | CN205584176U | 申请公布日期 | 2016.09.14 |
申请号 | CN201521009674.4 | 申请日期 | 2015.12.08 |
申请人 | 中国航空工业集团公司雷华电子技术研究所 | 发明人 | 张振北;聂翀;张飞 |
分类号 | H03L7/18(2006.01)I | 主分类号 | H03L7/18(2006.01)I |
代理机构 | 中国航空专利中心 11008 | 代理人 | 杜永保 |
主权项 | 一种小型化宽带跳频雷达本振频率合成电路,包括鉴相器[1],环路滤波器[2],压控振荡器[3],CPLD[4]和分频器[5],其特征在于:所述合成电路的屏蔽壳体体积为50mm×50mm×9.5mm,鉴相器[1]的鉴相频率为100MHz,鉴相器[1]参考输入端为由高稳低相噪恒温晶振提供的外接参考源,鉴相器[1]输出的鉴相误差经环路滤波器[2]加到压控振荡器[3]的压控端,压控振荡器[3]产生两路输出信号,一路为所述合成电路的最终输出信号,另一路进入分频器[5],分频器[5]在CPLD[4]的控制下把另一路的输出信号小数分频到100MHz,实现10MHz,11.1MHz,12.5MHz频率的跳频间隔,然后进入鉴相器[1]的VCO输入端与外接参考源进行鉴相。 | ||
地址 | 214063 江苏省无锡市梁溪路108号 |