发明名称 超低耗电唤醒电路装置
摘要 本发明提供一种超低耗电唤醒电路装置,其包含一键盘、一按键扫描电路、一储存单元、及一比较单元。于一特定时间,按键扫描电路依序由第1条扫描线至第N条扫描线输出扫描信号,而获得该N条扫描线的N笔按键扫描数据,该按键扫描电路对N笔按键扫描数据进行XOR处理,以产生一笔现行按键数据。该储存单元连接至该按键扫描电路,以暂存该现行按键数据为一先前按键数据。该比较单元连接至该按键扫描电路及该储存单元,其比较该现行按键数据与该先前按键数据,当两者相异时,该比较装置产生一唤醒信号。
申请公布号 CN103391103B 申请公布日期 2016.09.07
申请号 CN201210139877.X 申请日期 2012.05.08
申请人 凌通科技股份有限公司 发明人 廖栋才;李新洲;赖信隆
分类号 H03M11/20(2006.01)I 主分类号 H03M11/20(2006.01)I
代理机构 北京戈程知识产权代理有限公司 11314 代理人 程伟;王锦阳
主权项 一种超低耗电唤醒电路装置,其包含:一键盘,其具有N条扫描线,该N条扫描线两两之间设有一按键,N为大于1的整数;一按键扫描电路,连接至该N条扫描线,该按键扫描电路于一特定时间,依序由第1条扫描线至第N条扫描线输出扫描信号,当一特定按键被按压时,该特定按键对应的两条扫描线短路,而获得该N条扫描线的N笔按键扫描数据,该按键扫描电路对N笔按键扫描数据进行处理,以产生一笔现行按键数据,其中,该N笔按键扫描数据的每一笔按键扫描数据是N比特,第i条扫描线与第j条扫描线之间的该按键被按压时,该对应的按键扫描数据的第i比特与第j比特为1b,该N笔按键扫描数据形成一N×N的比特矩阵,该按键扫描电路计算该N×N的比特矩阵的上三角形中1b的个数,以产生该笔现行按键数据,该笔现行按键数据是2比特;一储存单元,连接至该按键扫描电路,以暂存该现行按键数据为一先前按键数据;以及一比较单元,连接至该按键扫描电路及该储存单元,其比较该现行按键数据与该先前按键数据,当两者相异时,该比较单元产生一唤醒信号。
地址 中国台湾,新竹市