发明名称 用于3D集成电路的时钟分布网络
摘要 本发明的示例性实施例涉及用于设计用于集成电路的时钟分布网络(34)的系统和方法。实施例识别时钟偏移的关键来源,严格控制时钟的时序并将该时序构建到总体时钟分布网络和集成电路设计中。所公开的实施例将时钟分布网络(CDN),即时钟发生电路、接线、缓冲和寄存器,与逻辑的其余部分分离,以改进时钟树设计并减小面积占用。在一个实施例中,CDN被分离到3D集成电路(31)的单独的层(34),并且CDN经由高密度层间通孔(13)而被连接到(多个)逻辑层。实施例对于具有单片式3D集成电路的实施方式尤其有利。
申请公布号 CN104937596B 申请公布日期 2016.08.24
申请号 CN201380071377.X 申请日期 2013.11.27
申请人 高通股份有限公司 发明人 K·萨马迪;S·A·潘;J·谢;Y·杜
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 永新专利商标代理有限公司 72002 代理人 林金朝;王英
主权项 一种开发用于集成电路的时钟分布网络的方法,包括:捕捉时钟偏移的来源,所述来源包括时钟汇点之间的时序失配;将所述时钟汇点移动到时钟分布网络;合成所述集成电路与所述时钟偏移的来源的行为描述,以产生包括所述时钟分布网络和组合逻辑的2D布局;将所述时钟分布网络与所述组合逻辑分离,并且将所述时钟分布网络设置在所述集成电路的第一区域;确定通孔,以在所述时钟分布网络与所述组合逻辑之间提供通孔连接,其中,所述通孔连接是所述时钟汇点在移动所述时钟汇点的步骤之前所处的位置;以及对所述第一区域的所述组合逻辑进行布图规划。
地址 美国加利福尼亚