发明名称 |
以大高宽比硅纳米柱阵列为基底的光敏电阻及其制备方法 |
摘要 |
本发明公开了一种以大高宽比硅纳米柱阵列为基底的半导体光敏电阻及其制备方法。该种光敏电阻是以大高宽比硅纳米柱阵列为基底,光敏材料层包裹在纳米阵列表面。其制作方法包括:在硅片表面制备大高宽比纳米柱阵列;在硅纳米柱阵列表面包裹硫化镉等光敏材料层;在光敏材料层表面用热蒸发的方法制备插指电极。这种半导体光敏电阻,借助于硅表面的大高宽比柱状纳米结构,可以有效增加基底的表面比,提高单位面积上光敏材料量,增加敏感材料与入射光的接触面积,增加对入射光的吸收,从而实现提高光敏电阻性能的目的。本发明对敏感材料的选择性更为广泛,可以克服有些敏感材料难以纳米化的问题,可以应用于多种半导体光敏电阻表面。 |
申请公布号 |
CN105870222A |
申请公布日期 |
2016.08.17 |
申请号 |
CN201610407694.X |
申请日期 |
2016.06.12 |
申请人 |
中国科学院高能物理研究所 |
发明人 |
刘静;伊福廷;张天冲;王波;王雨婷 |
分类号 |
H01L31/0236(2006.01)I;H01L31/08(2006.01)I;H01L31/18(2006.01)I;B82Y20/00(2011.01)I;B82Y40/00(2011.01)I |
主分类号 |
H01L31/0236(2006.01)I |
代理机构 |
中科专利商标代理有限责任公司 11021 |
代理人 |
任岩 |
主权项 |
一种以大高宽比硅纳米柱阵列为基底的光敏电阻,其特征在于,该光敏电阻是在硅表面有大高宽比的纳米柱阵列,且在纳米柱阵列表面包裹有光敏材料层。 |
地址 |
100049 北京市石景山区玉泉路19号乙 |