发明名称 |
一种高速转换的逐次逼近ADC电路 |
摘要 |
本发明公开了一种高速转换的逐次逼近ADC电路,包括:第一电容转换阵列、第二电容转换阵列、第一比较器、第二比较器、SAR控制逻辑、差分信号输入端、第一自举开关和第二自举开关。通过实施本发明通过5位的小电容阵列量化来绝对10位DAC电容阵列中的高5位,可以保障低功耗相对较低的基础上,提高逐次逼近ADC的转换速度。 |
申请公布号 |
CN105811986A |
申请公布日期 |
2016.07.27 |
申请号 |
CN201610116745.3 |
申请日期 |
2016.03.01 |
申请人 |
武汉众为信息技术有限公司 |
发明人 |
包应江 |
分类号 |
H03M1/38(2006.01)I |
主分类号 |
H03M1/38(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种高速转换的逐次逼近ADC电路,其特征在于,包括:第一电容转换阵列、第二电容转换阵列、第一比较器、第二比较器、SAR控制逻辑、差分信号输入端、第一自举开关和第二自举开关,其中:所述差分信号输入端并行接入到第一自举开关和自举开关上,并基于SAR控制逻辑控制第一自举开关和第二自举开关的开关,完成输入差分信号采样;所述第一电容转换阵列和所述第二电容转换阵列包括多个电容,所述多个电容的上极板连接在一起,下极板各自通过一个多路模拟选择开关可连接到多个输入端,所述第一电容转换阵列与第二电容转换阵列具有不同位分辨率;所述第一电容转换阵列的上级板与第一自举开关连接,并接入到第一比较器;所述第二电容转换阵列的上级板与第二自举开关连接,并接入到第二比较器;所述第一比较器与第二比较器将各自接入的电容转换阵列上的两端电压大小进行比较,并将比较结果输出至SAR控制逻辑,并受控SAR控制逻辑完成不同位分辨率的转换;SAR控制逻辑用于控制着所述第一电容转换阵列和所述第二电容转换阵列中的多路选择开关和所述差分信号输入端连接着的自举开关的开关,完成输入信号采样,并根据所述第一比较器与第二比较器的输出结果,逐次完成模拟信号到数字信号的转换,输出数字码,并控制着不同位分辨率的转换。 |
地址 |
430205 湖北省武汉市东湖高新技术开发区佛祖岭街竹林小路9号金能产业园3栋3楼 |