发明名称 存储器及其读取电路
摘要 本发明提供了存储器及其读取电路,所述读取电路包括电源线、电流镜电路以及比较电路;所述电流镜电路包括第一端与电源线连接,第二端与位线连接的第一晶体管,以及第一端与电源线连接,第二端与比较电路连接的第二晶体管;还包括参考电压源、运放电路以及RC延迟电路;所述运放电路的第一输入端与参考电压源连接,第二输入端与位线连接;所述第一晶体管的控制端与运放电路的输出端连接;所述第二晶体管的控制端经由RC延迟电路与运放电路的输出端连接;当所述位线电位低于参考电压源时,所述运放电路输出电平促进第一晶体管产生驱动电流,提升位线电位。本发明读取电路能够在较低的位线电流下工作,适应小尺寸器件的需求。
申请公布号 CN102339643B 申请公布日期 2016.06.08
申请号 CN201110117346.6 申请日期 2011.05.06
申请人 上海华虹宏力半导体制造有限公司 发明人 杨光军
分类号 G11C16/24(2006.01)I;G11C16/26(2006.01)I 主分类号 G11C16/24(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 骆苏华
主权项 一种存储器的读取电路,包括电源线、电流镜电路以及比较电路;所述电流镜电路包括第一晶体管以及第二晶体管;所述第一晶体管的第一端与电源线连接,第二端与位线连接;所述第二晶体管的第一端与电源线连接,第二端与比较电路连接;其特征在于,还包括参考电压源、运放电路以及RC延迟电路;所述运放电路的第一输入端与参考电压源连接,第二输入端与位线连接;所述第一晶体管的控制端与运放电路的输出端连接;所述第二晶体管的控制端经由RC延迟电路与运放电路的输出端连接;当所述位线电位低于参考电压源时,所述运放电路输出电平促进第一晶体管产生驱动电流,提升位线电位;其中,所述RC延迟电路包括:电阻和电容,所述电阻连接于所述第二晶体管的栅极以及运放电路的输出端之间,所述电容的一端与所述第二晶体管的栅极连接,所述电容的另一端接地。
地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号