发明名称 |
标准格式中间结果 |
摘要 |
微处理器系包括一指令管线、一共享记忆体、以及在指令管线中之第一与第二算术处理单元;其中,每一处理单元系自共享记忆体读取运算元并写入结果;第一算术处理单元系执行一数学运算之一第一部分、以产生一中间结果向量,其系非为数学运算之一完全与最终之结果;第一算术处理单元亦产生复数个非架构运算控制指标,以指明自中间结果向量产生一最终结果之接续运算该如何进行;第二算术处理单元系执行数学运算之一第二部分,并依据运算控制指标产生数学运算之一完全与最终之结果。
|
申请公布号 |
TW201617850 |
申请公布日期 |
2016.05.16 |
申请号 |
TW104121550 |
申请日期 |
2015.07.02 |
申请人 |
上海兆芯集成电路有限公司 |
发明人 |
艾欧玛 汤玛士 |
分类号 |
G06F7/483(2006.01);G06F7/544(2006.01);G06F9/30(2006.01);G06F9/38(2006.01) |
主分类号 |
G06F7/483(2006.01) |
代理机构 |
|
代理人 |
李长铭 |
主权项 |
一种微处理器,系包括:一指令管线;一共享记忆体;以及在指令管线中之第一在指令管线中之第一算术处理单元与第二算术处理单元;其中,每一该第一处理单元与该第二处理单元系自共享记忆体读取运算元并写入结果;该第一算术处理单元系执行一数学运算之一第一部分、以产生一中间结果向量,其非为该数学运算之一完全与最终之结果;该第一算术处理单元亦产生复数个非架构运算控制指标,以指明自该中间结果向量产生一最终结果之接续运算该如何进行;该第二算术处理单元系执行该数学运算之一第二部分,并依据该运算控制指标产生该数学运算之一完全与最终之结果。
|
地址 |
中国 |