发明名称 一种多模多频基带芯片管脚控制电路和控制方法
摘要 本发明涉及一种多模多频基带芯片管脚控制电路,管脚控制电路位于射频芯片与基带信号处理模块之间,射频芯片输出的采样时钟及多模多频信号的采样数据送给管脚控制电路,管脚控制电路根据基带信号处理模块输出的选择控制信号对输入数据进行采样时钟边沿选择、管脚位置选择或复用功能选择控制,送给后续基带信号处理模块进行处理。本发明实现的代价小,输入共N比特的基带信号,只需要2×N个触发器、(N+1)个二选一数据选择器、N个N选一数据选择器。本发明对射频芯片输出的中频信号可以选择采样时钟上升沿或下降沿采样,使基带芯片的易用性、射频芯片兼容性得到很大的提高,减少芯片DIE封装时的PIN引脚数量,且功能基本不受影响。
申请公布号 CN105510937A 申请公布日期 2016.04.20
申请号 CN201510855697.5 申请日期 2015.11.27
申请人 武汉梦芯科技有限公司 发明人 马百良;肖永田
分类号 G01S19/32(2010.01)I 主分类号 G01S19/32(2010.01)I
代理机构 北京轻创知识产权代理有限公司 11212 代理人 陈卫
主权项 一种多模多频基带芯片管脚控制电路,其特征在于,包括:N个上升沿触发器,用于用采样时钟RF_CLK对M个频道输入的共N比特信号RF_DIN(0)~RF_DIN(N‑1)进行上升沿采样,得到信号din(0)_pos~din(N‑1)_pos;N个下降沿触发器,用于用采样时钟RF_CLK对输入的N比特射频信号RF_DIN(0)~RF_DIN(N‑1)进行下降沿采样,得到信号din(0)_neg~din(N‑1)_neg;还包括N个二选一数据选择器,信号din(0)_pos和din(0)_neg分别输入一个二选一数据选择器的两个数据输入端,相应的采样时钟边沿选择控制信号edge(0)_sel输入二选一数据选择器的选择端,用于对数据进行二选一选择,选择后得到的信号为a(0);信号din(1)_pos~din(N‑1)_pos分别输入不同的二选一数据选择器数据输入端,信号din(1)_neg~din(N‑1)_neg分别输入相应的二选一数据选择器的另一个数据输入端,采样时钟边沿选择控制信号edge(1)_sel~edge(N‑1)_sel分别输入相应的二选一数据选择器的选择端,对数据进行二选一选择,选择后得到的信号为a(1)~a(N‑1);还包括N个N选一数据选择器,所述所有N选一数据选择器的N个数据输入端输入的信号均为a(0)~a(N‑1),选择端输入信号分别为管脚位置选择信号pin(0)_sel~pin(N‑1)_sel,输出的信号分别为dout(0)~dout(N‑1),再对应各频道输入信号的位宽,分为M个频道输出,为ch(0)data~ch(M‑1)data。
地址 430070 湖北省武汉市东湖新技术开发区民族大道39号湖北测绘大厦15层